본문 바로가기

유재희 (Jaehee You)

소속기관
대한전자공학회
소속부서
-
직급
-
ORCID
-
연구경력
-

주요 연구분야

  • 공학 > 전자/정보통신공학

저자의 연구 키워드

저자가 작성한 논문들의 주요 키워드입니다.

저자의 연구 키워드
#Embedded memory
#Frame buffer
#Parallel test
#Redundancy
#System on Panel

저자의 논문 현황

연도별 상세보기를 클릭하시면 연도별 이용수·피인용수 상세 현황을 확인하실 수 있습니다.
피인용수는 저자의 논문이 DBpia 내 인용된 횟수이며, 실제 인용된 횟수보다 적을 수 있습니다.
  • 논문수14
  • 발행기간1992 ~ 2009
  • 이용수178
  • 피인용수0

논문제목를 인용한 논문목록입니다.

  • 피인용 논문 제목
    • 피인용 논문 저자
게시판 목록
논문명 저널명 발행연도 이용수 피인용수
SOP Image SRAM Buffer용 다양한 데이터 패턴 병렬 테스트 회로 전자공학회논문지-SD 2009 25 0
Image Coprocessor on Mobile Display Panel Integration 대한전자공학회 ISOCC 2007 1 0
Redundancy Cell Programming이 용이한 병렬 I/O DRAM BIST 전자공학회논문지-SD 2002 47 0
최소화된 Power line noise와 Feedthrough current를 갖는 저 전력 SDRAM Output Buffer 전자공학회논문지-SD 2002 28 0
3-Way 32 bit VLIW Multimedia Signal Processor 대한전자공학회 학술대회 2001 1 0
다양한 Block matching algorithm 처리가 가능한 Programmable Motion Estimation Processor의 VLSI 설계 ( Programmable Motion Estimation Processor for Various Block matching algorithms ) 대한전자공학회 학술대회 1997 1 0
고속 실시간 처리 Full Search Block Matching 움직임 추정 프로세서 ( A Real-time Speed Full Search Block Matching Motion Estimation Processor ) 전자공학회논문지-A 1996 38 0
내부코드(IOP;Internal OPcode)를 이용한 RISC 정수연산유닛의 VLSI 설계 및 검증 대한전자공학회 학술대회 1996 2 0
내부코드 ( IOP : Internal Opcode ) 를 이용한 RISC 정수연산유닛의 VLSI 설계 및 검증 ( A VLSI Design and Verification of A RISC Integer Core Using IOP ) 대한전자공학회 학술대회 1996 1 0
Fractional pel 단위의 정확도를 처리 가능한 움직임보상 프로세서의 VLSI 아키텍쳐 설계 대한전자공학회 학술대회 1994 0 0
Fractional pel 단위의 정확도를 처리 가능한 움직임보상 프로세서의 VLSI 아키텍쳐 설계 ( VLSI Architecture for Motion Compensation Processor capable of Fractional pel Accuracy ) 대한전자공학회 학술대회 1994 0 0
이차원 Constant Geometry FFT VLSI 알고리즘 및 아키텍쳐 ( VLSI Algorithms & Architectures for Two Dimensional Constant Geometry FFT ) 전자공학회논문지-B 1994 23 0
계산 속도와 하드웨어 양이 조절 용이한 FFT Array Processor 시스템 ( FFT Array Processor System with Easily Adjustable Computation Speed and Hardware Complexity ) 전자공학회논문지-A 1993 6 0
Array Processor 시스템을 위한 Costant Geometry 이차원 FFT 알고리즘 및 아키텍쳐 ( Constant Geometry 2D FFT Algorithm & Architecture for Array Processor System ) 대한전자공학회 학술대회 1992 5 0