본문 바로가기

장영찬 (Young-Chan Jang)

소속기관
Kumoh National Institute of Technology
소속부서
Department of Electronics Engineering
직급
Professor
ORCID
-
연구경력
-

주요 연구분야

  • 공학 > 공학일반
  • 공학 > 전자/정보통신공학

저자의 연구 키워드

저자가 작성한 논문들의 주요 키워드입니다.

저자의 연구 키워드
#다중위상 지연고정루프
#디지털/아날로그 변환기
#디지털-아날로그 변환기
#루프 대역폭 조절
#보정회로
#분수 분주형 위상고정루프
#선형성
#송신단
#신호 보존성
#아날로그-디지털 변환기
#연산증폭기
#위상 고정 루프
#위상 선택기
#이퀄라이저
#임피던스
#저항 평준화 기법
#전압 제어 발진기
#주파수 합성기
#축차근사형
#클록 데이터 복원 회로
#active inductor
#active-RC 필터
#active-RC filter
#AES
#Analog-To-Digital Converter
#ARIA
#Asynchronous SAR ADC
#Averaging method
#biquad 필터
#biquad filter
#block cipher
#Burst Clock-Data Recovery
#Calibration
#Capacitor DAC
#Capacitor self-calibration
#cascade of integrator feedback
#Channel selection filter
#Clock and data recovery (CDR)
#Clock System
#comparator
#Continuous-time linear equalizer
#C-PHY
#cryptographic processor
#DC 피드백
#DC feedback
#digital error correction
#Digital Frequency Synthesizer
#Digital Phase-Locked Loop
#Digital-To-Analog Converter
#dynamic amplifier
#equalizer
#Flash ADC
#fractional-N phase-locked loop
#frequency synthesizer
#gain-enhanced current-mirror-based amplifier
#high-speed time-domain comparator
#Impedance
#input range calibration
#kT/C noise model
#linearity
#Loop band-width control
#low power
#metal-oxide-metal
#MIPI
#MIPI M-PHY
#mode of operation
#MOM
#multi-phase delay-locked loop
#non-overlapped clock
#operational amplifier
#phase selectgor
#Phase-locked loop
#Pipelined SAR ADC
#Programmable Open-Loop Fractional Divider
#R-2R
#rail-to-rail 입력 범위
#rail-to-rail input range
#receiver
#redundancy generation
#Reference Driver
#Reference generator
#resistor averaging
#resistor averaging scheme
#security
#Sensor Utility Network
#sigma-delta modulator
#Signal integrity
#single track/hold
#Single-ended receiver
#SR latch
#successive approximation
#Successive Approximation Register
#switched-capacitor integrator
#time interpolation
#Transmitter
#voltage controlled oscillator

저자의 논문 현황

연도별 상세보기를 클릭하시면 연도별 이용수·피인용수 상세 현황을 확인하실 수 있습니다.
피인용수는 저자의 논문이 DBpia 내 인용된 횟수이며, 실제 인용된 횟수보다 적을 수 있습니다.
  • 논문수35
  • 발행기간2002 ~ 2019
  • 이용수1,082
  • 피인용수0

논문제목를 인용한 논문목록입니다.

  • 피인용 논문 제목
    • 피인용 논문 저자
게시판 목록
논문명 저널명 발행연도 이용수 피인용수
Sensor Utility Network를 위한 저전력 Burst 클록-데이터 복원 회로를 포함한 클록 시스템 전기전자학회논문지 2019 0 0
A 10-bit 100-MS/s Pipelined SAR ADC with Redundancy Generation using Capacitor-based DAC and Linearity-improved Dynamic Amplifier JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE 2019 2 0
자체 보정 CDAC를 이용한 10비트 20MS/s 비동기 축차근사형 ADC 전기전자학회논문지 2019 3 0
저전력 센서 인터페이스를 위한 1.2V 90dB CIFB 시그마-델타 아날로그 모듈레이터 전기전자학회논문지 2018 11 0
3 GSymbol/s MIPI C-PHY의 수신기를 위한 등화기 Proceedings of KIIT Conference 2017 16 0
저전력 센서용 단일 비트 3차 시그마-델타 모듈레이터 Proceedings of KIIT Conference 2017 10 0
2.496Gb/s MIPI M-PHY를 위한 기준 클록이 없는 이중 루프 클록 데이터 복원 회로 한국정보통신학회논문지 2017 12 0
An Efficient Implementation of ARIA and AES Block Cipher Algorithms Supporting Four Modes of Operation 대한전자공학회 학술대회 2017 21 0
Reference Driver를 사용한 10비트 10MS/s 축차근사형 아날로그-디지털 변환기 한국정보통신학회논문지 2016 17 0
저전력 2.496-Gb/s 기준 클럭 없는 클럭 데이터 복원 회로 대한전자공학회 학술대회 2016 19 0
단일 입력 SAR ADC를 이용한 AMOLED Pixel 문턱전압 센싱 회로 대한전자공학회 학술대회 2016 17 0
기준 전압 발생기와 연속 시간 선형 등화기를 가진 6 Gbps 단일 종단 수신기 전자공학회논문지 2016 20 0
디지털 임피던스 보정과 이퀄라이저를 가진 1.88mW/Gb/s 5Gb/s 송신단 한국정보통신학회논문지 2016 18 0
A 1-V 1.6-GS/s 5.58-ENOB CMOS Flash ADC using Time-Domain Comparator JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE 2015 23 0
개선된 선형성을 가지는 R-2R 기반 5-MS/s 10-비트 디지털-아날로그 변환기 한국정보통신학회논문지 2015 39 0
51 - 위상 출력 클록을 가지는 CMOS 위상 고정 루프 한국정보통신학회논문지 2014 26 0
MOM 커패시터를 사용한 디지털-아날로그 변환기를 가진 10 - bit 10 - MS / s 비동기 축차근사형 아날로그 - 디지털 변환기 한국정보통신학회논문지 2014 49 0
5.4비트의 유효비트를 가지는 1V 1.6-GS/s 6비트 플래쉬 아날로그-디지털 변환기 한국정보기술학회논문지 2013 68 0
MIPI D-PHY를 위한 2-Gb/s SLVS 송신단 한국산업정보학회논문지 2013 104 0
다중위상 지연고정루프 기반의 위상 선택기와 분수 분주형 위상고정루프를 이용하는 121.15 MHz 주파수 합성기 한국정보통신학회논문지 2013 39 0
더보기