본문 바로가기

문상국 (Sangook Moon)

소속기관
한국통신학회
소속부서
-
직급
-
ORCID
-
연구경력
-

주요 연구분야

  • 공학 > 전자/정보통신공학
  • 공학 > 컴퓨터학

저자의 연구 키워드

저자가 작성한 논문들의 주요 키워드입니다.

저자의 연구 키워드
-

저자의 논문 현황

연도별 상세보기를 클릭하시면 연도별 이용수·피인용수 상세 현황을 확인하실 수 있습니다.
피인용수는 저자의 논문이 DBpia 내 인용된 횟수이며, 실제 인용된 횟수보다 적을 수 있습니다.
  • 논문수11
  • 발행기간1996 ~ 2008
  • 이용수129
  • 피인용수0

논문제목를 인용한 논문목록입니다.

  • 피인용 논문 제목
    • 피인용 논문 저자
게시판 목록
논문명 저널명 발행연도 이용수 피인용수
RFID 리더기와 안테나가 일체된 통합형리더안테나 시스템 한국통신학회 학술대회논문집 2008 16 0
개선된 GF(2m) 나눗셈기의 VLSI 설계 한국통신학회 학술대회논문집 2001 6 0
풀커스텀 ( full-custom ) 방식의 17 x 17b 곱셈기의 설계와 효율적인 테스트 ( Full-Custom Design of a Compact 17 x 17b Multiplier and its Efficient Test Methodology ) 한국통신학회논문지 2001 27 0
Taylor 전개식을 이용한 나눗셈 연산기의 VLSI 설계 ( VLSI Design of a Divider Using Taylor-series Expansion ) 한국통신학회논문지 2001 51 0
64비트 4-way 수퍼스칼라 마이크로프로세서의 효율적인 분기 예측을 수행하는 프리페치 구조 ( A Prefetch Architecture with Efficient Branch Prediction for a 64-bit 4-way Superscalar Microprocessor ) 한국통신학회논문지 2000 21 0
32 비트 RlSC/DSP 프로세서를 위한 17비트 × 17비트 곱셈기의 설계 대한전자공학회 학술대회 1999 1 0
DSP 기능 유닛을 내장한 32비프 RlSC 마이크로프로세서의 구조 설게 대한전자공학회 학술대회 1999 0 0
5단계 파이프라인 DSP 코어를 위한 시뮬레이터의 설계 ( A Simulator for a Five-stage Pipeline DSP core ) 대한전자공학회 학술대회 1998 4 0
5단계 파이프라인 DSP 코어를 위한 시뮬레이터의 설계 대한전자공학회 학술대회 1998 1 0
64비트 4-way 수퍼스칼라 마이크로프로세서의 효율적인 분기 예측을 수행하는 프리페치 구조 대한전자공학회 학술대회 1996 1 0
64비트 4-WAy 수퍼스칼라 마이크로프로세서의 효율적인 분기 예측을 수행하는 프리페치 구조 ( A Prefetch Architecture with Efficient Branch Prediction for 64-bit 4-way Superscalar Microprocessor ) 대한전자공학회 학술대회 1996 1 0