본문 바로가기

이재승 (李宰承)

소속기관
포항공과대학교
소속부서
전자전기공학과
직급
-
ORCID
-
연구경력
-

주요 연구분야

  • 공학 > 건축공학
  • 공학 > 전자/정보통신공학

저자의 논문 현황

연도별 상세보기를 클릭하시면 연도별 이용수·피인용수 상세 현황을 확인하실 수 있습니다.
피인용수는 저자의 논문이 DBpia 내 인용된 횟수이며, 실제 인용된 횟수보다 적을 수 있습니다.
  • 논문수14
  • 발행기간2001 ~ 2012
  • 이용수888
  • 피인용수7

논문제목를 인용한 논문목록입니다.

  • 피인용 논문 제목
    • 피인용 논문 저자
게시판 목록
논문명 저널명 발행연도 이용수 피인용수
Micro-second 레벨의 지연시간을 가지는 Voltage Controlled Delay Line 대한전자공학회 학술대회 2012 15 0
PCB상에 구현한 Mutual Capacitive 방식의 Multi-Touch pad 대한전자공학회 학술대회 2011 70 0
방화석고보드를 적용한 MCO 보의 내화공법에 관한 연구 대한건축학회 논문집 - 구조계 2008 142 1
A Design Guide for 3-stage CMOS Nested Gm-C Operational Amplifier with Area or Current Minimization 대한전자공학회 ISOCC 2008 20 0
해외 OSM(Off-Site Manufactured)공법 기술 요소 및 사례 연구 대한건축학회 학술발표대회 논문집 - 계획계 2008 87 0
병원형 모듈러블럭의 화재안전 성능평가를 위한 실물스케일 화재실험 대한건축학회 학술발표대회 논문집 - 구조계 2008 82 1
변동축력과 반복 횡하중을 받는 콘크리트충전 각형강관 기둥의 이력거동에 대한 수치해석적 평가 대한건축학회 논문집 - 구조계 2008 94 0
고강도 콘크리트의 폭렬발생 원인조사에 관한 실험적 연구 대한건축학회 논문집 - 구조계 2008 127 3
고강도 콘크리트의 폭열에 관한 실험적 연구 대한건축학회 학술발표대회 논문집 - 구조계 2007 102 0
고온 노출 후 그라나이트 콘크리트의 역학적 특성 대한건축학회 논문집 - 구조계 2007 45 0
A Design Guide of 3-stage CMOS Operational Amplifier with Nested Gm-C Frequency Compensation JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE 2007 36 0
A 0.12㎓-1.4㎓ DLL-based Clock Generator with a Multiplied 4-phase Clock Using a 0.18㎛ CMOS Process JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE 2006 44 0
A 0.12GHz-1.4GHz DLL-based clock generator with a multiplied 4-phase clock using a 0.18um CMOS Process 대한전자공학회 ISOCC 2006 4 0
고전압과 고전력 응용을 위한 Al0.3Ga0.7N/GaN 이종접합 전계효과 트랜지스터의 제작 및 특성에 관한 연구 전자공학회논문지-SD 2001 20 0