본문 바로가기

오춘식 (Choon-Sik Oh)

소속기관
대한전자공학회
소속부서
-
직급
-
ORCID
-
연구경력
-

주요 연구분야

  • 공학 > 전자/정보통신공학

저자의 연구 키워드

저자가 작성한 논문들의 주요 키워드입니다.

저자의 연구 키워드
-

저자의 논문 현황

연도별 상세보기를 클릭하시면 연도별 이용수·피인용수 상세 현황을 확인하실 수 있습니다.
피인용수는 저자의 논문이 DBpia 내 인용된 횟수이며, 실제 인용된 횟수보다 적을 수 있습니다.
  • 논문수12
  • 발행기간1983 ~ 1994
  • 이용수167
  • 피인용수0

논문제목를 인용한 논문목록입니다.

  • 피인용 논문 제목
    • 피인용 논문 저자
게시판 목록
논문명 저널명 발행연도 이용수 피인용수
정전기에 의한 CMOS DRAM 내부 회로의 파괴 Mechanism 과 입력 보호 회로의 개선 ( ESD damage Mechanism of CMOS DRAM internal circuit and improvement of input protection circuit ) 전자공학회논문지-A 1994 87 0
0.5㎛ 이하의 CMOS 기술을 위한 공정 및 소자 설계에 관하여 (On the Process and Device Design for Sub-0.5㎛ CMOS Technology ) 대한전자공학회 학술대회 1989 5 0
Latchup 방지를 위한 Schottky-Clamped CMOS 대한전자공학회 학술대회 1985 15 0
이차원 불순물 분포의 돌출 방법-이론 대한전자공학회 학술대회 1985 2 0
다결정 실리콘 이중전극 구조를 이용한 16X16 이차원 전하결합 영상감지소자의 설계 , 제작 및 동작 ( Design Fabrication and Operation of the 16X16 Charge Coupled Area Image Sensor Using Double Polysilicon Gates ) 전자공학회지 1985 19 0
이차원 불순물 분포의 도출 방법-이론 ( Extraction Method for 2-Dimensional Doping Profile-Theory ) 대한전자공학회 학술대회 1985 9 0
Latchup 방지를 위한 Schottky-Clamped CMOS ( A New Schottky-Clamped CMOS for Latchup Prevention ) 대한전자공학회 학술대회 1985 8 0
불순물 농도에 따른 산화막 성장률의 차이를 이용한 새로운 Self-Aligned Metal Gate MOSFET의 제작 ( Fabrication of a New Self-Aligned Metal Gate MOSFET Utilizing the Enhanced Oxidation Rate of heavily Doped Source/Drain Region ) 대한전자공학회 학술대회 1985 6 0
A New p-channel MOSFET Structure with Schottky-Clamped Source and Drain 대한전자공학회 학술대회 1984 2 0
Self-Aligned된 다결정 실리콘 소오스와 드레인을 갖는 새로운 MOSFET의 제작 ( A New MOSFET Structure with Self-Aligned Polysilicon Source and Drain Electrodes ) 대한전자공학회 학술대회 1984 7 0
쇼트키 클램프 소오스와 드레인을 갖는 P-채널 MOSFET ( A New P-Channel MOSFET Structure with Schottky-Clamped Source and Drain ) 대한전자공학회 학술대회 1984 4 0
Buried-Oxide MOSFET 제작 ( Fabrication of a Buried-Oxide Mosfet ) 대한전자공학회 학술대회 1983 3 0