본문 바로가기

채주형 (Joo-Hyung Chae)

소속기관
Seoul National University
소속부서
Department of Electrical and Computer Engineering
직급
-
ORCID
-
연구경력
-

주요 연구분야

  • 공학 > 전자/정보통신공학

저자의 연구 키워드

저자가 작성한 논문들의 주요 키워드입니다.

저자의 연구 키워드
#Delay-locked loop (DLL)
#fast locking
#jitter accumulation
#mobile memory
#phase detector
#sampling window
#wide frequency range

저자의 논문 현황

연도별 상세보기를 클릭하시면 연도별 이용수·피인용수 상세 현황을 확인하실 수 있습니다.
피인용수는 저자의 논문이 DBpia 내 인용된 횟수이며, 실제 인용된 횟수보다 적을 수 있습니다.
  • 논문수12
  • 발행기간2013 ~ 2017
  • 이용수730
  • 피인용수0

논문제목를 인용한 논문목록입니다.

  • 피인용 논문 제목
    • 피인용 논문 저자
게시판 목록
논문명 저널명 발행연도 이용수 피인용수
0.11-2.5 ㎓ All-digital DLL for Mobile Memory Interface with Phase Sampling Window Adaptation to Reduce Jitter Accumulation JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE 2017 13 0
VerilogA를 이용한 무선 스마트카드 통신용 Phase Shift Keying De-modulator 구현 대한전자공학회 학술대회 2015 18 0
Wide Frequency Range를 위한 디지털 Phase Interpolator 설계 대한전자공학회 학술대회 2015 16 0
다중 채널의 스큐 최소화를 위한 직렬 변환기 회로 구현 및 분석 대한전자공학회 학술대회 2014 10 0
LPDDR4 메모리 컨트롤러를 위한 Low Voltage-Swing Terminated Logic Driver 구현 및 Impedance Matching 분석 대한전자공학회 학술대회 2014 393 0
클럭 도메인 변경과 바이트 정렬을 수행하는 LPDDR4 메모리 컨트롤러용 역직렬 변환기 회로 대한전자공학회 학술대회 2014 49 0
System Verilog를 이용한 릴렉세이션 오실레이터를 포함한 클록 데이터 복원 회로의 모델링과 지터 분석 대한전자공학회 학술대회 2014 23 0
USB 3.0을 위한 2.5GHz 주파수 속도를 갖는 LC PLL 구현 및 LC VCO의 Phase Noise 분석 대한전자공학회 학술대회 2013 70 0
Deep Submicron 공정상에서 2.9GHz 주파수 속도를 지니는 Ring VCO와 LC VCO의 구현 및 비교 대한전자공학회 학술대회 2013 76 0
Cyclic Analog-to-Digital Converter를 위한 Improved-Clocking 회로의 구현 및 비교 대한전자공학회 학술대회 2013 31 0
저항보간법을 이용한 1.41ps 해상도의 5GHz 위상 회전자 대한전자공학회 학술대회 2013 20 0
위상 회전기의 비선형성에 대한 분석 및 개선방안 대한전자공학회 학술대회 2013 11 0