본문 바로가기

이효상 (Hyosang Lee)

소속기관
한국정보과학회
소속부서
-
직급
-
ORCID
-
연구경력
-

주요 연구분야

  • 공학 > 전자/정보통신공학
  • 공학 > 컴퓨터학

저자의 연구 키워드

저자가 작성한 논문들의 주요 키워드입니다.

저자의 연구 키워드
-

저자의 논문 현황

연도별 상세보기를 클릭하시면 연도별 이용수·피인용수 상세 현황을 확인하실 수 있습니다.
피인용수는 저자의 논문이 DBpia 내 인용된 횟수이며, 실제 인용된 횟수보다 적을 수 있습니다.
  • 논문수17
  • 발행기간1987 ~ 2001
  • 이용수125
  • 피인용수0

논문제목를 인용한 논문목록입니다.

  • 피인용 논문 제목
    • 피인용 논문 저자
게시판 목록
논문명 저널명 발행연도 이용수 피인용수
손바닥에서의 진동자극에 대한 정신물리학적 반응의 측정 한국정보과학회 학술발표논문집 2001 64 0
CMOS 연산 증폭기의 고장 모델 분석 및 고장 집합의 간략화 대한전자공학회 학술대회 1999 1 0
이동 단말기용 사용자 인터페이스 시뮬레이터 구현 대한전자공학회 학술대회 1999 0 0
오프셋 전압을 이용한 CMOS 연산 증폭기의 새로운 테스팅 기법 대한전자공학회 학술대회 1998 9 0
오프셋 전압을 이용한 CMOS 연산 증폭기의 새로운 테스팅 기법 ( Novel Testing Method of CMOS Operation Amplifier Using Offset Voltage ) 대한전자공학회 학술대회 1998 1 0
단일 정현파 신호를 이용한 CMOS 연산 중폭기의 새로운 테스트 기법 한국정보과학회 학술발표논문집 1998 7 0
칩 면적이 작고 동작속도가 빠른 32 비트 가산기 설계 및 구현 ( Design and Implementation of a 32 Bit Adder having Fast Performance and Small Size ) 대한전자공학회 학술대회 1997 19 0
IDDQ 테스팅을 위한 BIC의 설계 및 구현 ( Design and Implementation of a Built-in Current Sensor for IDDQ Testing ) 대한전자공학회 학술대회 1997 0 0
개선된 MODL을 이용한 고성능 32비트 CLA가산기 설계 ( Design of a High-Performance 32-Bit CLA Adder Using Enhanced NORA MODL ) 대한전자공학회 학술대회 1995 2 0
CMOS VLSI의 전류 테스팅을 위한 자동테스트 패턴 생성기의 구현 ( Implementation of Automatic Test Pattern Generator for Current Testing In CMOS VLSI ) 대한전자공학회 학술대회 1995 0 0
개선된 MODL을 이용한 고성능 32 비트 CLA 가산기 설계 대한전자공학회 학술대회 1995 12 0
CMOS VLSI의 전류 테스팅을 위한 자동 테스트 패턴 생성기의 구현 대한전자공학회 학술대회 1995 0 0
개선된 MODL의 IDDQ 테스팅 기법 ( IDDQ testing technique of the Enhanced Multiple Output Domino Logic ( MODL ) ) 대한전자공학회 학술대회 1995 1 0
CMOS 회로의 결함검출을 위한 BIC 설계 대한전자공학회 학술대회 1994 1 0
CMOS 회로의 결함검출을 위한 BIC 설계 ( A Design of BIC for Fault Detection in CMOS VLSI ) 대한전자공학회 학술대회 1994 1 0
한전 EMS의 상태추정기법과 MMI형식 ( State Estimation Method and MMI Format of KEPCO EMS ) 대한전자공학회 학술대회 1988 7 0
전력계통의 예방제어를 위한 다기능 기상정보 시스템 ( Multifunctional Weather Information System for Preventive Actions in Power System ) 대한전자공학회 학술대회 1987 0 0