본문 바로가기

백영석 (Young Seok Baek)

소속기관
한국전자통신 연구원
소속부서
-
직급
-
ORCID
-
연구경력
-

주요 연구분야

  • 공학 > 전자/정보통신공학

저자의 연구 키워드

저자가 작성한 논문들의 주요 키워드입니다.

저자의 연구 키워드
-

저자의 논문 현황

연도별 상세보기를 클릭하시면 연도별 이용수·피인용수 상세 현황을 확인하실 수 있습니다.
피인용수는 저자의 논문이 DBpia 내 인용된 횟수이며, 실제 인용된 횟수보다 적을 수 있습니다.
  • 논문수17
  • 발행기간1986 ~ 2005
  • 이용수224
  • 피인용수0

논문제목를 인용한 논문목록입니다.

  • 피인용 논문 제목
    • 피인용 논문 저자
게시판 목록
논문명 저널명 발행연도 이용수 피인용수
OFDM 변복조를 위한 파라메터화된 FFT/IFFT 코어 생성기 대한전자공학회 학술대회 2005 16 0
IP 설계를 위한 설계규칙 검사기 구현 대한전자공학회 학술대회 2000 1 0
통합된 FPGA 개발 방법 및 환경 전자공학회지 1996 47 0
안티퓨즈 FPGA의 배선지연시간을 고려한 VHDL 모델링 ( VHDL Modeling Considering Routing Delay in Antifuse-based FPGAs ) 전자공학회논문지-A 1996 17 0
IC 칩 분석용 CAD 시스템의 영상 데이터베이스 구축 ( Image Database Construction for IC Chip Analysis CAD System ) 전자공학회논문지-A 1996 6 0
안티퓨즈 FPGA의 VHDL 모델 ( A VHDL Model of Antifuse-based FPGAs ) 대한전자공학회 학술대회 1995 12 0
VHDL과 C 언어를 이용한 FPGA의 배치 배선 후 시뮬레이션 기법 대한전자공학회 학술대회 1995 9 0
안티퓨즈 FPGA의 VHDL 모델 대한전자공학회 학술대회 1995 3 0
VHDL과 C 언어를 이용한 FPGA의 배치 배선 후 시뮬레이션 기법 ( Post-layout Simulation Method using VHDL and C for Antifuse-based FPGAs ) 대한전자공학회 토론회 1995 66 0
ASIC Front-Ent 설계용 CAD 시스템 LODECAP : Logic Design CAPture CAD 및 VLSI 설계연구회지 1995 17 0
Anti-fuse형 FPGA 개발의 중요 기술 대한전자공학회 학술대회 1995 1 0
Reverse-Engineering용 CAD 시스템 ( REVECA ) CAD 및 VLSI 설계연구회지 1994 14 0
스키매틱 자동생성기의 개발 ( The Development of Automatic Schematic Generator ) 전자공학회논문지-A 1991 12 0
ETRI Finite state machine Description Language ( EFDL ) 컴파일러 개발 ( Development of an ETRI Finite State Machine Description Language ( EFDL ) Compiler ) 대한전자공학회 학술대회 1991 1 0
ScheGen : 스키매틱 자동생성기 ( ScheGen : Automatic Schematic Generator ) 대한전자공학회 학술대회 1991 0 0
순서 집합 개념을 이용한 다출력 논리함수 최소화 알고리즘 ( Multi-Output Logic Minimization Algorithm Using the Concept of Ordering Set ) 대한전자공학회 학술대회 1988 1 0
순서 집합 개념을 이용한 새로운 논리 최소화 알고리즘 ( A Logic Minimization Algorithm Using the Concept of Ordering Set ) 대한전자공학회 학술대회 1986 1 0