본문 바로가기

오성진 (Seong-Jin Oh)

소속기관
성균관대학교
소속부서
전자전기컴퓨터공학과
직급
-
ORCID
-
연구경력
-

주요 연구분야

  • 공학 > 전자/정보통신공학
  • 공학 > 컴퓨터학

저자의 논문 현황

연도별 상세보기를 클릭하시면 연도별 이용수·피인용수 상세 현황을 확인하실 수 있습니다.
피인용수는 저자의 논문이 DBpia 내 인용된 횟수이며, 실제 인용된 횟수보다 적을 수 있습니다.
  • 논문수24
  • 발행기간2013 ~ 2019
  • 이용수491
  • 피인용수0

논문제목를 인용한 논문목록입니다.

  • 피인용 논문 제목
    • 피인용 논문 저자
게시판 목록
논문명 저널명 발행연도 이용수 피인용수
40dBm 입력 범위를 가지는 고성능 RF 에너지 하베스터 설계 대한전자공학회 학술대회 2019 13 0
Load Variation 에서 고효율을 갖는 Wide Input Range DC-DC Converter 대한전자공학회 학술대회 2019 8 0
Adaptive Matching 을 적용한 넓은 입력 범위를 갖는 RF-DC Converter 한국통신학회 학술대회논문집 2019 5 0
Design of 4-Phase Clock Assisted 13-Bit Sync/Async Hybrid Counter 대한전자공학회 학술대회 2018 8 0
All-Digital Phase-Locked Loop 용 Slim Clock Delay Line을 사용한 Gated Ring Oscillator Time-to-Digital Converter 설계 대한전자공학회 학술대회 2018 12 0
Protection Function을 포함하는 15W급 모바일용 고효율 Active Rectifier 의 설계 대한전자공학회 학술대회 2018 7 0
Dynamic Latched Type Comparator 와 Split Capacitor Array 구조를 이용한 10-bit 524nW SAR 아날로그-디지털 변환기 대한전자공학회 학술대회 2017 29 0
98 % 정류 효율을 갖는 Automatic Zero Voltage and Current Switching 회로를 적용한 고효율 Active Rectifier 의 설계 대한전자공학회 학술대회 2017 24 0
A 15 – 60 MHz Low Power RC Oscillator in 0.18 μm CMOS Technology for Wireless Power Transfer System 대한전자공학회 학술대회 2017 15 0
저잡음, 빠른 정착 시간을 갖는 LDO 레귤레이터의 설계 대한전자공학회 학술대회 2016 31 0
Varactor 선형화 기법을 적용한 넓은 주파수 범위를 갖는 저 전력 저 위상잡음 LC-VCO 설계 대한전자공학회 학술대회 2016 31 0
웨어러블 기기용 회로지연 보상기법이 적용된 저전력 고효율 정류기의 설계 한국통신학회 학술대회논문집 2016 24 0
2-Step Automatic Calibration 기법을 적용한 Time Amplifier 의 설계 대한전자공학회 학술대회 2016 11 0
A Design of Wideband Single to Differential Low Noise Amplifier with Automatic Mismatch Calibration 대한전자공학회 학술대회 2015 28 0
자동 주파수 감지 기법을 적용한 지연 회로의 설계 대한전자공학회 학술대회 2015 21 0
CMOS 0.18um 공정을 이용한 광범위, 저전력 Delay-Locked Loop의 설계 대한전자공학회 학술대회 2015 21 0
온도 보상을 적용한 초저전력 저주파수 발진기의 설계 대한전자공학회 학술대회 2015 19 0
A Design of Wideband Single to Differential Low Noise Amplifier With Automatic Mismatch Calibration ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications 2015 17 0
A Design of a Wide Range Low Power Delay-Locked Loop for High Efficiency Synchronous Rectifier ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications 2015 16 0
Design of 10-bit 10MS/s Time-Interleaved Flash-SAR ADC Using Sharable MDAC IEIE Transactions on Smart Processing & Computing 2015 69 0
더보기