본문 바로가기

Woo-Young Choi

소속기관
한국정보통신학회
소속부서
-
직급
-
ORCID
-
연구경력
-

주요 연구분야

  • 공학 > 전자/정보통신공학

저자의 연구 키워드

저자가 작성한 논문들의 주요 키워드입니다.

저자의 연구 키워드
-

저자의 논문 현황

연도별 상세보기를 클릭하시면 연도별 이용수·피인용수 상세 현황을 확인하실 수 있습니다.
피인용수는 저자의 논문이 DBpia 내 인용된 횟수이며, 실제 인용된 횟수보다 적을 수 있습니다.
  • 논문수30
  • 발행기간1997 ~ 2008
  • 이용수246
  • 피인용수0

논문제목를 인용한 논문목록입니다.

  • 피인용 논문 제목
    • 피인용 논문 저자
게시판 목록
논문명 저널명 발행연도 이용수 피인용수
Evaluation for cargo tracking systems in railroad transportation Journal of information and communication convergence engineering 2008 2 0
A New Burst Mode Clock and Data Recovery Circuit 대한전자공학회 ISOCC 2007 13 0
A 0.18-μm CMOS, 10-Gb/s Injection-Locked Clock and Data Recovery Circuit 대한전자공학회 ISOCC 2007 8 0
Clock and Data Recovery Circuit Using Two Digital Phase Aligners and a Phase Interpolator for Burst Mode Applications 대한전자공학회 ISOCC 2007 5 0
Mixed-mode BPSK Demodulator 대한전자공학회 ISOCC 2007 3 0
A 5-Gb/s Half-rate Clock Recovery Circuit in 0.25-μm CMOS Technology 대한전자공학회 ISOCC 2006 11 0
A Novel BPSK Demodulating Scheme Using a Half-rate Bang-bang Phase Detector 대한전자공학회 ISOCC 2006 8 0
1-Gb/s CMOS Low-Voltage Differential Signaling Receiver and Fail-Safe Circuit for Display Applications 대한전자공학회 ISOCC 2006 4 0
A 5-Gb/s Half-Rate Clock Recovery Circuit 대한전자공학회 ISOCC 2006 3 0
Bias Voltage Optimization of Vertical PN-Junction Photodetectors Fabricated in Standard CMOS Technology ICEIC : International Conference on Electronics, Informations and Communications 2006 17 0
A 1.25Gb/s Digitally-Controlled Dual-Loop Clock and Data Recovery Circuit with an Improved Effective Phase Resolution 대한전자공학회 ISOCC 2005 14 0
A Novel Gated-Oscillator CDR with Robustness to Duty Cycle Distortion 대한전자공학회 ISOCC 2005 9 0
1.25/2.5-Gb/s Dual Bit-Rate Burst-Mode Clock Recovery Circuit Using Gated-Oscillators 대한전자공학회 ISOCC 2005 4 0
A 1.25-Gb/s Clock and Data Recovery Circuit for Multichannel Application 대한전자공학회 ISOCC 2005 2 0
Interpolating-Gated-Oscillator CDR 대한전자공학회 ISOCC 2005 1 0
1.25Gb/s Burst-mode CDR with Robustness to Duty Cycle Distortion 대한전자공학회 학술대회 2005 18 0
3Gb/s CMOS Adaptive Equalizer for Backplane Serial Links 대한전자공학회 학술대회 2005 18 0
1.25Gbps Burst-Mode Receiver Front-End for PON 대한전자공학회 학술대회 2005 14 0
1Gb/s gated-oscillator burst mode CDR for half-rate clock recovery JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE 2004 53 0
A 1.25Gbps Radio-on-fiber Transmission in 60㎓ band using an InP Heterojunction Phototransistor 한국통신학회 기타 간행물 2004 5 0
더보기