본문 바로가기

심원보 (Won Bo Sim)

소속기관
서울대학교
소속부서
전기ㆍ컴퓨터공학부
직급
-
ORCID
-
연구경력
-

주요 연구분야

  • 공학 > 전자/정보통신공학

저자의 연구 키워드

저자가 작성한 논문들의 주요 키워드입니다.

저자의 연구 키워드
-

저자의 논문 현황

연도별 상세보기를 클릭하시면 연도별 이용수·피인용수 상세 현황을 확인하실 수 있습니다.
피인용수는 저자의 논문이 DBpia 내 인용된 횟수이며, 실제 인용된 횟수보다 적을 수 있습니다.
  • 논문수24
  • 발행기간2007 ~ 2010
  • 이용수552
  • 피인용수0

논문제목를 인용한 논문목록입니다.

  • 피인용 논문 제목
    • 피인용 논문 저자
게시판 목록
논문명 저널명 발행연도 이용수 피인용수
적층형 낸드 플래시 메모리에서 절연막 두께에 따른 게이트 간의 누설 전류에 관한 연구 대한전자공학회 학술대회 2010 72 0
두 개의 게이트와 함몰 채널을 가지는 1T DRAM Cell 대한전자공학회 학술대회 2010 47 0
아치형의 채널을 갖는 SONOS 플래시 메모리 소자 및 어레이 대한전자공학회 학술대회 2010 40 0
Investigation of Current Degradation Induced by Silicide Source/Drain in the nanowire NAND Flash Memory 대한전자공학회 학술대회 2010 28 0
Folded Split Gate 플래시 메모리 최적화 설계 연구 대한전자공학회 학술대회 2010 23 0
Oscillation Phase 의 조절이 가능한 SONOS 구조를 가진 이중-게이트 단 전자 트랜지스터 대한전자공학회 학술대회 2010 23 0
두 개의 게이트와 함몰 채널을 가지는 1T DRAM Cell 대한전자공학회 학술대회 2010 11 0
Folded Split Gate 플래시 메모리 최적화 설계 연구 대한전자공학회 학술대회 2010 10 0
Oscillation Phase 의 조절이 가능한 SONOS 구조를 가진 이중-게이트 단 전자 트랜지스터 대한전자공학회 학술대회 2010 8 0
아치형의 채널을 갖는 SONOS 플래시 메모리 소자 및 어레이 대한전자공학회 학술대회 2010 7 0
Investigation of Current Degradation Induced by Silicide Source/Drain in the nanowire NAND Flash Memory 대한전자공학회 학술대회 2010 3 0
FinFET에 기반한 낸드 플래시 메모리 소자에서의 채널 길이 및 핀 폭에 대한 채널 전위 자가부양 의존성 대한전자공학회 학술대회 2009 55 0
3차원 구조의 차단 게이트를 이용한 2-비트 낸드플래시 메모리의 pinch-off 현상에 따른 최적 읽기 구동 방법 대한전자공학회 학술대회 2009 31 0
3차원 구조의 차단 게이트를 이용한 2-비트 낸드플래시 메모리의 최적 설계 대한전자공학회 학술대회 2009 61 0
Virtual Source/Drain을 가지는 Folded NAND Flash Memory 대한전자공학회 학술대회 2009 43 0
3차원 구조의 차단 게이트를 이용한 2-비트 낸드플래시 메모리의 최적 설계 대한전자공학회 학술대회 2009 12 0
Virtual Source/Drain을 가지는 Folded NAND Flash Memory 대한전자공학회 학술대회 2009 10 0
Unselected Bit-line Potential Boosting Effect in Stacked Vertical Channel NOR Flash Memory 대한전자공학회 학술대회 2008 25 0
Fabrication Process of Cone SONOS Memory Structure ICEIC : International Conference on Electronics, Informations and Communications 2008 16 0
Trapping 저장 노드의 두께에 따른 SONOS flash 메모리 소자의 프로그램 특성 대한전자공학회 학술대회 2007 8 0
더보기