메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
Korean Institute of Information Scientists and Engineers 정보과학회논문지(A) 정보과학회논문지(A) 제24권 제12호
발행연도
1997.12
수록면
1,375 - 1,382 (8page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
집적회로 설계에서 상위 단계에서의 설계 최적화는 하위 단계에서의 설계 최적화에 비하여 더욱 효율적이고 효과적이기 때문에 상위 단계의 설계 최적화 기술 개발이 필수적이다. 본 논문에서는 상위 단계에서 설계된 하드웨어의 면적과 성능을 최적화하기 위한 설계 변환 방법에 대하여 기술한다. 설계 최적화를 위한 변환 시스템을 오퍼레이션들의 변환 방법, 모듈들의 변환 방법, 스케쥴의 변환 방법을 사용하여 구현하였다. 또한, 주어진 입력을 하드웨어로 구현할 때 필요한 면적과 수행시간을 변환 과정에서 용이하게 추정하기 위한 효율적인 계층적 스케쥴 방법을 개발하였다. 벤취마크 예제를 이용한 실험 결과는 본 변환을 이용한 설계 최적화 기술이 효과적임을 보여준다.

목차

요약

Abstract

1. 서론

2. 계층적 스케쥴 방법

3. 설계 변환 방법

4. 실험 결과

5. 결론

참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017727572