메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
한국전자파학회 한국전자파학회논문지 한국전자파학회논문지 제13권 제8호
발행연도
2002.9
수록면
748 - 753 (6page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문은 저잡음 특성을 갖는 구조의 부성저항을 이용하여 공진부의 손실을 보상하는 새로운 구조의 공진회로를 제안하고 있다. 또한 여파기 설계시, noise 해석을 통하여 최적의 noise 특성을 갖도록 능동 대역통과 여파기의 설계방법을 제시하고 있다. FET에 의해 만들어진 능동 커패시터는 부성저항과 커패시턴스 성분을 가지고 있으며, 부성저항에 의해 공진회로를 구성하는 인덕터 소자의 손실을 보상해 준다. 기존의 능동 여파기는 대개 높은 잡음지수를 가지는데 반하여 제안된 능동 여파기는 능동소자의 잡음특성을 최소화하는 구조로 설계되었다. 잡음지수를 최소화함으로서 RFIC나 MMIC와 같은 집적회로로서 수신단 Front-end설계에 응용할 수 있다.
제작된 2단 능동대역통과 여파기는 1.9 GHz 대역에서 설계되었으며, 측정된 삽입손실은 0 dB, 잡음지수는 2.6 dB, 그리고 OIP3는 8 dBm의 특성을 얻었다.

목차

Ⅰ. 서론
Ⅱ. 제안된 부성저항 이론
Ⅲ. 2단 여파기의 noise 해석
Ⅳ. 실험 결과
Ⅴ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-427-013664088