메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
A design methodology of the analog current-mode bandwidth programmable integrator for a low voltage(3V) and low power application is developed and the integrator designed by this method is successfully fabricated by the 0.8㎛ CMOS n-well single poly/double metal standard digital process. The integrator ocuppies the active chip area of 0.3㎣. The experimental result illustrates a low power dissipation (l.0mW~3.55 mW), 65㏈ of the dynamic range, and digitally bandwidth programmability(10㎒-30㎒) with an external digital 4 bit.

목차

Abstract

Ⅰ. Introduction

Ⅱ. Design of the Current-Model Digitally Bandwidth Programmable Integrator

Ⅲ. Small Signal Analysis

Ⅳ. Experimental Results

Ⅴ. Conclusions

Acknowledgment

Appendix

References

저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017764619