메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
Korean Institute of Information Scientists and Engineers (구)정보과학회논문지 정보과학회논문지 제20권 제3호
발행연도
1993.3
수록면
383 - 394 (12page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
제안된 처리요소 구조에서는 스레드 프로세서로서 수퍼스칼라 RISC 프로세서를 사용함으로써 최근 VLSI 기술과 폰노이만 구조의 발전을 이용함과 동시에, 다수의 스레드 프로세서들에 의한 스레드 처리를 통해서 기존 다중스레드 컴퓨터 구조가 갖는 스레드간의 공간적 병렬성 상실 문제를 개선하였다. 다중스레드 컴퓨터 구조에서는 스레드 실행이 개시될 때 load 명령어들이 집중적으로 수행되는 특징이 있다. 본 구조에서는 자료 캐쉬를 다중 포트 비블록킹(Multi-port Non-blocking) 캐쉬로 구성함으로써 이러한 구조적 특징으로 인한 과도한 자료 읽기의 영향을 감소시켰다. 따라서 본 구조에서는 루프 반복들이 상호연결망을 통한 통신 부담없이 실행될 수 있으므로 병렬 루프들이 매우 효과적으로 처리된다.

목차

요약

ABSTRACT

1. 서론

2. 병렬성

3. 처리요소 구조

4. 성능 평가

5. 결론

참고문헌

저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017779627