지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
1. 서론
2. 수퍼스칼라 마이크로 프로세서 YS6의 특성
3. 디코더 유닛(Decoder Unit)
4. 코그 유닛(Code Unit)의 구조
5. 시뮬레이션 및 결과고찰
6. 결론
참고문헌
저자소개
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
수퍼스칼라 마이크로프로세서 디코더유닛과 코드유닛 HDL 모델링 ( Superscalar microprocessor Decoder unit and Code unit HDL Modeling )
대한전자공학회 학술대회
1994 .07
수퍼스칼라 마이크로프로세서 디코더유닛과 코드유닛 HDL 모델링
대한전자공학회 학술대회
1994 .07
수퍼스칼라 마이크로프로세서용 세그멘트 디스크립터 캐쉬 제어 유닛의 HDL 모델링
대한전자공학회 학술대회
1994 .11
수퍼스칼라 마이크로프로세서용 세그먼트 디스크립터 캐쉬 제어 유닛의 HDL 모델링 ( HDL modeling of a segment descriptor cache control unit for superscalar microprocessor )
대한전자공학회 학술대회
1994 .11
가변길이 명령어의 수퍼스칼라 마이크로프로세서 프리패치 유닛 설계 ( Design of a prefetch Unit of a Variable Length Instruction Superscalar Microprocessor )
한국통신학회논문지
1995 .04
수퍼스칼라 마이크로프로세서용 버스 유닛 설계 ( Design of a Bus Unit of a Superscalar Microprocessor )
대한전자공학회 학술대회
1994 .11
수퍼스칼라 마이크로프로세서용 버스 유닛 설계
대한전자공학회 학술대회
1994 .11
파이프라인형 프로세서에서의 코드 최적화
한국정보과학회 학술발표논문집
1994 .10
64비트 4-WAy 수퍼스칼라 마이크로프로세서의 최적화된 명령어 이슈 구조 ( An Optimized Instruction Issue Architecture of 64-bit 4-way Superscalar Microprocessor )
대한전자공학회 학술대회
1996 .11
64비트 4-way 수퍼스칼라 마이크로프로세서의 최적화된 명령어 이슈 구조
대한전자공학회 학술대회
1996 .11
명령어의 병렬성과 명령어 윈도우크기가 수퍼스칼라 성능에 미치는 영향
정보과학회논문지(A)
1997 .08
고성능 마이크로프로세서 응용을 위한 세그멘트 디스크립터 캐쉬의 설계
대한전자공학회 학술대회
1995 .12
고성능 마이크로프로세서 응용을 위한 세그멘트 디스크립터 캐쉬의 설계 ( Design of the Segment Descriptor Cache for the High Performance Microprocessor Application )
대한전자공학회 학술대회
1995 .11
명령어 버퍼를 이용한 최적화된 수퍼스칼라 명령어 이슈 구조 ( An Optimized Superscalar Instruction Issue Architecture Using the Instruction Buffer )
전자공학회논문지-C
1997 .09
32비트 수퍼스칼라 마이크로프로세서를 위한 버스 인터페이스 유닛 설계
대한전자공학회 학술대회
1995 .06
수퍼스칼라 마이크로프로세서용 시퀀서 설계
대한전자공학회 학술대회
1994 .11
프로세스 대수에 기반을 둔 수퍼스칼라 프로세서 프로그램의 시간 분석
정보과학회논문지 : 시스템 및 이론
2000 .02
OpenRISC 프로세서를 위한 압축 명령어 집합 구조
한국컴퓨터정보학회논문지
2012 .10
NOP 명령어 슬롯을 활용하는 VLIW 코드 생성기법
한국정보과학회 학술발표논문집
2000 .10
복수의 메모리 접근 명령어의 효율적인 이용을 통한 코드 크기의 감소
정보과학회논문지 : 소프트웨어 및 응용
2005 .08
0