메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this paper we propose the logic programming language, PROLOG, as a hardware description language and deals with its application to the verification of the conventional logic circuits. This paper also presents a new modelling techniques for modular representation of logic circuits. Each circuit module is treated as predicate in PROLOG system. An advantage of our approach is that it is programmed based on the modular design concept and can be executed faster on personal computers. Another advantage is that simulation and verification of given logic circuits is performed without any modification of its structure. Several techniques for designing and testing of logic circuits are proposed and programmed to show its effectiveness.

목차

ABSTRACT

Ⅰ. INTRODUCTION

Ⅱ. MODELING CAPABILITY AND VARIABLE BINDING

Ⅲ. EXPRESSIONS FOR LOGICAL RELATIONS

Ⅳ. HIERARCHICAL DESCRIPTION OF LOGIC CIRCUITS

Ⅴ. PATTERN MATCHING AND BACKTRACKING MECHANISM FOR VERIFICATION AND SIMULATION

Ⅵ. CONCLUSIONS

REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017909856