메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
한국조명·전기설비학회 조명·전기설비학회논문지 조명·전기설비학회논문지 제14권 제3호
발행연도
2000.5
수록면
43 - 48 (6page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
본 연구에서는 VHDL로 설계한 CPLD 제어기를 이용하여 3상 다이오드 정류기 입력전류에 포함된 고조파성분을 저감시켰다. 3상 다이오드는 매 순간 3상중에서 가장 높은 상에서 가장 낮은 상으로 전류가 흐르게 되므로 나머지 한 상의 전류가 불연속적이 된다. 개발된 CPLD 제어기는 다이오드로 도통되지 않는 상의 전류를 부가적으로 설치한 스위치를 통하여 흐르게 하여 전류가 연속으로 도통되게 한다. CPLD 제어기는 기존의 디지털 프로세서를 이용한 제어기에 비해 고속의 처리능력과 소형화의 장점 등을 가짐을 확인하였다. 시뮬레이션과 실험결과로 제안된 제어기의 성능을 검증하였다.

목차

요약
Abstract
1. 서론
2. CPLD 제어기의 개발
3. CPLD제어기를 이용한 다이오드 정류기 제어
4. 실험 및 고찰
5. 결론
참고문헌
◇저자소개◇

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-565-015470136