메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
한국정보기술학회 한국정보기술학회논문지 韓國情報技術學會論文誌 제3권 제3호
발행연도
2005.7
수록면
83 - 89 (7page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
본 논문은 휴대 및 이동성이 가능한 임베디드 시스템 기반의 저 전력 H.264 디코딩 시스템 설계구현에 관한 연구이다. 저 전력을 위한 임베디드 시스템은 RISC 프로세서와 DSP 코아가 단일 칩에 내장된 듀얼 프로세서를 적용한다. RISC 프로세서는 시스템 제어 및 사용자 인터페이스 부분을 담당하고 복잡한 연산이 필요한 H.264 데이터의 디코딩은 DSP 프로세서가 처리하도록 한다. 구현된 시스템은 H.264 디코딩을 위해 별도의 하드웨어 칩을 사용하는 대신 소프트왜어 코덱을 적용하여 기존의 하드웨어 코덱을 적용한 시스템 보다 16%이하로 소모 전력을 줄일 수 있고, 크기도 1/3정도 축소된다. DMB 위성방송을 위해 QVGA 사이즈의 동영상과 MPEG2-AAC 오디오 규격을 갖는 H.264 A/V 멀티미디어 컨텐츠를 디코딩한 결과 평균 14.5 f/s로 끊김 없이 재생된.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 시스템 설계 구현
Ⅲ. 실험 고찰
Ⅳ. 결론
참고문헌
저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-566-016511359