메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
저널정보
대한전자공학회 대한전자공학회 학술대회 대한전자공학회 2009년 SoC학술대회
발행연도
2009.5
수록면
16 - 19 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
저전압 CMOS 혼재회로에 응용하기 위한 새로운 구성의 CMOS D/A 변환기 회로를 설계하였다. 설계된 회로는 기준 전류회로, 스위치드-전류 셀(Switched-current Cells), 스위치 제어 회로와 전압 출력을 위한 연산증폭기(op-amp)로 구성되어 있다. 저전압 동작의 원리는 공급전압 V<SUB>DD</SUB>와 접지 사이에 2개의 트랜지스터를 사용하는 회로 구성을 갖는 것이다. 제안한 회로는 Cadence Spectre 시뮬레이션을 통해 1.5V에서 우수한 선형 특성을 갖고 있다는 것을 확인하였다. 설계된 회로는 0.35㎛CMOS 공정을 이용해 칩으로 제작하였다. 측정결과 이득 오차(gain error) = 0.13LSB, DNL= ±2LSB, INL = +6LSB를 가지며 소비전력 1.2㎽를 가짐을 확인하였다. 칩의 면적은 0.75㎟이였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 회로 구성 및 동작 원리
Ⅲ. 실험
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-018602398