메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
이광엽 (서경대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 대한전자공학회 2009년 SoC학술대회
발행연도
2009.5
수록면
184 - 187 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본고에서는 고성능 32비트 임베디드 프로세서인 Core-A의 구조를 기술한다. Core-A프로세서는 RISC구조에 기반을 둔 독자적인 명령어셋을 갖고 있다. 특히, Core-A프로세서는 코드밀도를 높이고 DSP응용에 효과적인 여러 가지 특징을 갖고 있다. Core-A프로세서는 Verilog HDL을 사용하여 기술되어 있기 때문에 여러 가지 응용분야에 따라 최적화할 수 있고 ASIC이나 FPGA 응용을 위하여 합성 가능한 코드로 되어 있다. 또한, FPU와 같은 보조프로세서를 4개까지 지원하고 밀결합 메모리구조를 지원하기 위한 특정용도 레지스터를 갖고 있다. Core-A프로세서는 0.18um CMOS공정으로 제작되었으며 평가시스템을 위하여 Altera FPGA로 구현되었다[1].

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. Core-A Pipeline 구조
Ⅲ. 명령어 구조의 특징
Ⅳ. 메모리구조
Ⅴ. 성능 및 결과
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-018601962