메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
대한전자공학회 JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE Journal of Semiconductor Technology and Science Vol.9 No.4
발행연도
2009.12
수록면
192 - 197 (6page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
This paper presents the design and measurement of a 2.4/5.2-㎓ dual band VCO with a balanced frequency doubler in 0.18 ㎛ CMOS process. The topology of a 2.4 ㎓ VCO is a cross-coupled VCO with a LC tank and the frequency of the VCO is doubled by a frequency balanced doubler for a 5.2 ㎓ VCO. The gate bias matching network for class B operation in the balanced doubler is adopted to obtain as much power at 2nd harmonic output as possible. The average output powers of the 2.4 ㎓ and 5.2 ㎓ VCOs are -12 ㏈m and -13 ㏈m, respectively, the doubled VCO has fundamental harmonic suppression of -25 ㏈. The measured phase noises at 5 ㎒ frequency offset are -123 ㏈c /㎐ from 2.6 ㎓ and -118 ㏈c /㎐ from 5.1 ㎓. The total size of the dual band VCO is 1.0 ㎜×0.9 ㎜ including pads.

목차

Abstract
Ⅰ. INTRODUCTION
Ⅱ. VCO CIRCUITS DESIGN
Ⅲ. MEASUREMENT RESULTS
Ⅴ. CONCLUSIONS
ACKNOWLEDGMENTS
REFERENCES

참고문헌 (11)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2010-569-001611422