메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Naohiko Shimizu (IP ARCH) Masami Ikura (Tokai University) Warangrat Wiriya (King Mongkut’s Institute of Technology Ladkrabang) Sorawat Chivapreecha (King Mongkut’s Institute of Technology Ladkrabang)
저널정보
대한전자공학회 ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications ITC-CSCC : 2009
발행연도
2009.7
수록면
62 - 65 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this paper we propose a new digital system design methodology which applies UML class diagrams on hardware design. We will use UML tools to model hierarchical hardware modules. We defined some attributes and visibilities for this purpose.
In this paper, we also propose an automatic skeleton generator for hardware description language from UML. It utilizes XMI (XML Meta data Interchange format) as the input which is the standard interchange format for UML from OMG. Therefore, we can use any UML draw tools to design our hardware which can export the diagram as an XMI. This process consists of two tools one will convert XMI to extended SFL (we call it NSL), and the other will convert the NSL to SystemC or VerilogHDL or VHDL. Therefore, we can use SystemC for verification, and VerilogHDL for FPGA implementation.

목차

Abstract
Ⅰ. INTRODUCTION
Ⅱ. DESIGN FLOW FOR FPGA DESIGNER
Ⅲ. UML CLASS DIAGRAM FOR LSI
Ⅳ. NSL: A NEW HDL AND ITS SYNTAX
Ⅴ. EDUCATIONAL EXAMPLES
Ⅵ. CONCLUSION
REFERENCES
APPENDIX

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-569-004019760