메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
여동훈 (한양대학교) 신현철 (한양대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2008년도 SOC 학술대회
발행연도
2008.5
수록면
291 - 294 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
H.264/AVC CAVLC 고속 복호화 설계에 있어서 확장적인 병렬처리, 적은 면적, 저전력을 위한 몇 가기 새로운 아이디어 제시한다. 첫 번째, 빠른 저전력 연산을 위한 단순화된 논리 연산 회로, 두 번째, 효율적인 논리 연산을 위한 코드 길이 기반의 그룹화, 세 번째, M 비트까지의 병행 처리이다. 비교를 위해 M=8인 병렬 논리 연산 복호기와 기존 방식의 복호기를 설계하였다. 실험 결과, 우리가 제안한 기업이 기존 방식의 복호기보다 비슷한 성능에서 40% 작은 면적을 사용하였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 전형적인 복화기 설계 기법
Ⅲ. 전형적인 복화기 설계 기법
Ⅳ. 실험
Ⅴ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-569-004206209