메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
김양수 (서울대학교) 최기영 (서울대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 대한전자공학회 2011년 SoC 학술대회
발행연도
2011.4
수록면
314 - 318 (5page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
Coarse-grained reconfigurable array(CGRA)를 활용하면 자료 처리량이 많은 프로그램을 범용 프로세서보다 훨씬 빠르게 수행할 수 있다. 그러나 CGRA에 적합한 코드를 작성하는 것이 어렵기 때문에 이 아키텍처가 널리 적용되는 데 많은 제한이 되었다. 이를 해결하는 방법으로서 이진 파일을 자동 분석하여 CGRA에서 가속하는 프레임워크가 제안되었고, 이를 통해 직접 소스코드를 고치지 않더라도, CGRA를 활용 할 수 있다는 것을 보여주었다. 이 논문에서는 이진 파일을 가속할 때 CGRA를 더 효율적으로 사용할 수 있는 방법을 제안한다. 기존의 접근에서는 여러 반복문이 존재할 때 이를 별개의 가속단위로 보았지만, 이를 함께 고려함으로써 메모리를 복사하는 사이클 및 CGRA를 제어하는 사이클을 감소하여 준다. 실험 결과 이러한 방법론은 기존의 방법론보다 1.3배 빠른 성능을 보여주었다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 실험
Ⅳ. 결론
감사의 글
참고문헌

참고문헌 (0)

참고문헌 신청

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-000250176