지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
Ⅰ. INTRODUCTION
Ⅱ. STRUCTURE DEFINITION PROCESS
Ⅲ. MEASUREMENT
Ⅳ. CONCLUSION
ACKNOWLEDGEMENT
REFERENCES
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
A Design of an Optimal Mixture Circuit Using Neuron MOS Transistor and CMOS Transistor
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2003 .07
Modified CMOS Composite Transistors
대한전자공학회 학술대회
2000 .11
The Electrical Characteristics of Bi-MOS Transistor Implemented by CMOS Process Technology
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1991 .01
CMOS 디지털 설계를 위한 트랜지스터 크기의 최적화기법 ( New Transistor Sizing Algorithms For CMOS Digital Designs )
전자공학회논문지-A
1994 .03
Large-area fabrication of ZnO nanostructure using direct nanoimprint lithography for its application to field effect transistors
한국고분자학회 학술대회 연구논문 초록집
2011 .04
On the Gate Oxide Scaling of Sub-100nm CMOS Transistors
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2001 .06
수치해석 방법에 의한 2차원적 MOS Transistors의 시뮬레이션에 관한 연구 ( Two-Dimensional Simulation of MOS Transistors Using Numerical Method )
전자공학회지
1985 .09
Circuit Elements using Mos Transistors
대한전자공학회 단기강좌
1982 .01
Fabrication of in-Plane Gated Transistor with Electron-Beam lithography Technique
대한전자공학회 학술대회
1997 .01
Super-β Bipolar Transistor Equivalents in CMOS Technology
대한전자공학회 학술대회
1995 .01
CMOS Terahertz Plasma Wave Transistor
전자파기술
2012 .09
MOS-Field Effect Transistor의 2차원적인 수학적 모델에 관한 연구 ( A Study on Two-Dimensional Mathematical Model of MOS-Field Effect Transistor )
대한전자공학회 학술대회
1983 .01
MOS Transistor를 이용한 차동증폭기 ( MOS Transistor Differential Amplifier )
전자공학회지
1968 .02
New Fabrication Process of Vertical-Type Organic TFTs for High-Current Drivers
한국정보디스플레이학회 International Meeting
2009 .01
누설전력소비만을 갖는 CMOS 전달게이트 회로
대한전자공학회 학술대회
2008 .06
RF 집적회로를 위한 0.35㎛ CMOS 트랜지스터 설계
한국통신학회 학술대회논문집
1999 .07
Nano CMOS 연구개발 동향 및 전망
전자공학회지
2007 .07
CMOS Compatable High-Voltage MOS-Gated Bipolar Transistor
ICVC : International Conference on VLSI and CAD
1989 .01
CMOS 디지틀 설계를 위한 트랜지스터 레벨의 임계 경로 검증 ( A Transistor-Level Critical Path Verification for CMOS Digital Designs )
전자공학회논문지-A
1992 .05
CMOS 트랜지스터의 채널 폭 및 길이 변화에 따른 RF 특성분석 및 최적화 ( Analysis and Optimization of the CMOS Transistors for RF Applications with Various Channel Width and Length )
전자공학회논문지-SD
2000 .08
0