메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
오연보 (인천대학교) 김교선 (인천대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2007년도 SOC 학술대회
발행연도
2007.5
수록면
194 - 197 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
파이프라인 구조 설계에서는 새로운 형태의 도면자동생성이 필요하다. 반도체의 설계를 검증하는 과정에서는 좀 더 빠르고 정확한 검증을 위해 자동생성도면을 이용하고 있다. 하지만 파이프라인 구조의 설계는 각 파이프라인 단계별 동작에 대한 이해가 중요하기 때문에 도면 자동 생성 시 새로운 기준이 필요하다. 각 단계는 클락의 연결이나 래치의 위치를 기준으로 하여 구분할 수 있다. 수평위상정렬에서 래치를 정렬하고 수직위상정렬에서는 클락의 연결을 다른 신호선과 분리함으로써 파이프라인 구조 설계에 적합한 도면 생성 알고리즘을 제안하였다. 제안된 알고리즘을 구현하여 파이프라인 구조를 가지는 QCA(Quantum dot cellar automata) 회로 몇 가지를 자동생성하였으며, 기존의 자동생성 도면에 비하여 높은 가독성을 확인하였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 회로 도면의 자동생성
Ⅲ. 이슈 및 접근 방법
Ⅳ. 알고리즘
Ⅴ. 실험 및 고찰
Ⅴ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-000994199