메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
임지훈 (숭실대학교) 박영균 (숭실대학교) 위재경 (숭실대학교) 송인채 (숭실대학교)
저널정보
대한전자공학회 전자공학회논문지-SD 電子工學會論文誌 第49卷 SD編 第1號
발행연도
2012.1
수록면
15 - 24 (10page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 Switched-Capacitor 지연 기법의 새로운 고해상도 DPWM 발생기를 사용한 Dynamic-Response-Free SMPS를 제안한다. 제안된 회로는 Switched-Capacitor 지연 기법을 이용한 DPWM 발생기의 내부 커패시터 전압 기울기를 제어하는 방식으로 DPWM의 duty ratio를 결정한다. 제안된 회로는 컨버터의 피드백 전압과 기준전압을 비교하여 DPWM 발생기의 내부 캐패시터에 충방전되는 전류량을 제어하는 방식으로 출력전압 tracking이 가능하다. 따라서 제안된 회로는 기존 closed loop 제어 방식의 SMPS들에서 문제점이 되고 있는 동적 응답특성을 고려할 필요가 없으며, 출력 전압에 overshoot/undershoot로 인한 ringing 현상이 발생하지 않는다는 큰 장점을 가진다. 제안된 회로는 1㎒∼10㎒까지 스위칭 주파수를 사용자가 선택할 수 있으며, 100㎒의 내부 제어 동작 주파수로 10㎒ 최대 스위칭 주파수(DPWM) 발생이 가능하다. 100㎒의 내부 제어 동작 주파수를 사용하여 10㎒ 스위칭 주파수 발생시 소모되는 내부 회로의 최대 전류는 2.7㎃이며, 출력 버퍼를 포함한 전체 시스템의 전류 소모는 15㎃이다. 제안된 회로는 0.125%의 DPWM duty ratio 해상도를 가지고 부하에 최대 1A까지 전류공급이 가능하며, 최대 리플 전압은 8㎷이다. 동부하이텍 BCD 0.35㎛ 공정 파라미터를 이용해 시뮬레이션을 수행하여 제안된 회로의 동작을 검증하였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. Switched-Capacitor delay 기법의 DPWM 발생기를 이용한 SMPS
Ⅲ. Switched-Capacitor 지연 기법의 DPWM 발생을 위한 디지털 제어부
Ⅳ. Boost mode가 가능한 Switched-Capacitor 지연 기법의 DPWM 발생기
Ⅴ. 시뮬레이션 결과
Ⅵ. 결론
참고문헌
저자소개

참고문헌 (9)

참고문헌 신청

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-001285855