메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Chi-Hsuan Hsieh (National Tsing-Hua University) Ming-Yong Lee (National Tsing-Hua University) Yuan-Hao Huang (National Tsing-Hua University)
저널정보
대한전자공학회 대한전자공학회 ISOCC ISOCC 2012 Conference
발행연도
2012.11
수록면
521 - 524 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
This paper presents a high-throughput turbo decoder supporting 188 block sizes for 3GPP LTE-Advanced system. This study investigates the memory contention problem when the turbo decoder has none-power-of-two degree of parallelism of MAP processors. The proposed method aims to reduce unnecessary MAP processors when 2ⁿ MAP processors costs too much for a targeted throughput rate. The turbo decoder achieves a throughput of 516Mb/s for 6144-bit block after 4 iterations with 0.2nJ/bit/iteration energy efficiency using a 90㎚ CMOS technology.

목차

Abstract
Ⅰ. INTRODUCTION
Ⅱ. TURBO DECODE ALGORITHM
Ⅲ. IMPLEMENTATION ISSUES FOR TURBO DECODER
Ⅳ. SIMULATION RESULTS
Ⅴ. DESIGN AND IMPLEMENTATION
Ⅵ. CONCLUSION
REFERENCES

참고문헌 (0)

참고문헌 신청

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2014-569-000730324