메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
김효중 (숭실대학교) 위재경 (숭실대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2014년도 대한전자공학회 정기총회 및 추계학술대회
발행연도
2014.11
수록면
618 - 621 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (3)

초록· 키워드

오류제보하기
In this paper, we propose a method of improving the light-load efficiency of DC-DC converter using LDO, 4bit SAR-ADC (successive approximation ADC) and power MOSFET size scaling technique. The proposed circuit selects power MOSFET sizes depending on load current and improves the light-load efficiency of the DC-DC converter. For this, we selects the power MOSFET size with the crossing points by the switching loss and the conduction loss. Also, when operating in standby mode or sleep mode, a LDO mode is selected for improving the efficiency. The proposed circuit used four Power MOSFET(X1, X2, X4, X8), and the efficiency is higher than using single MOSFET about the maximum of 30% at light-load. Input voltage is 5V, output voltage is 3.3V and maximum load currents is 500mA.

목차

Abstract
I. 서론
II. 본론
Ⅲ. Simulation Results
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2016-569-001270752