지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
I. 서론
II. 전체 구조
III. 주요 블럭의 설계
IV. 시뮬레이션 결과
V. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
파이프라인 ADC의 디지털 보정에 대한 분석
대한전자공학회 학술대회
2008 .06
디지털 오차 보정 기능을 갖는 전류 모드 10비트 비디오용 3단 파이프 라인 ACD의 설계 ( Current Mode 10-b Video Rate 3-stage Pipelined ADC with Digital Error Correction )
대한전자공학회 학술대회
1995 .11
파이프라인 ADC의 디지털 보정에 대한 분석
대한전자공학회 학술대회
2008 .06
새로운 S/H를 이용한 저전력 , 고속 전류모드 파이프라인 CMOS ADC 설계 ( Design of Low-Power , High-Speed Current-Mode Pipelined CMOS ADC Using a New S/H )
한국통신학회논문지
1999 .03
저전력 8비트 10MS/s 파이프라인 ADC 설계
대한전기학회 학술대회 논문집
2006 .10
9 비트 200MS/s 개방형 파이프라인 ADC 설계
대한전자공학회 학술대회
2005 .05
이미지 센서용 10-비트 125-MS/s 파이프라인 ADC
대한전자공학회 학술대회
2007 .11
파이프라인 ADC를 위한 저 전력소모와 작은 칩 사이즈의 내부 Flash ADC의 설계
대한전자공학회 학술대회
2009 .07
다중 채널 응용을 위한 10 비트 20MS/s 파이프라인 ADC 설계
대한전자공학회 학술대회
2016 .11
파이프라인 ADC를 위한 저 전력소모와 작은 칩 사이즈의 내부 Flash ADC의 설계
대한전자공학회 학술대회
2009 .07
Low Power Video rate ADC 연구
대한전자공학회 학술대회
1994 .01
4비트 ADC 반복구조를 이용한 저전력 전류모드 12비트 ADC
한국전자통신학회 논문지
2019 .01
저전력 12 b 80 MS/s 파이프라인 A/D 변환기
대한전자공학회 학술대회
2011 .11
통신 응용을 위한 10 MS/s 13 비트 파이프라인 아날로그-디지털 변환기
한국통신학회 학술대회논문집
2019 .11
비디오 신호 인터페이스를 위한 CMOS ADC의 설계
대한전자공학회 학술대회
2003 .07
8b-12b 50-200MS/s Low-Power Pipelined ADC Design Techniques for System-on-a-Chip Applications
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2002 .07
A Low-Voltage Low-Power Opamp-Less 8-bit 1-MS/s Pipelined ADC in 90-nm CMOS Technology
IEIE Transactions on Smart Processing & Computing
2014 .12
Digital Error Correction for Low Power 2b/cycle SAR ADC
대한전자공학회 학술대회
2017 .01
높은 SFDR 특성을 갖는 10비트 100MS/s 2.5㎟ 파이프라인 ADC 설계
대한전자공학회 학술대회
2009 .07
보조 Coarse ADC를 사용한 고속 SAR-ADC
대한전자공학회 학술대회
2018 .06
0