메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
안태원 (동양미래대학교) 김성진 (성균관대학교) 이동수 (성균관대학교) 이강윤 (성균관대학교)
저널정보
대한전자공학회 전자공학회논문지 전자공학회논문지 제55권 제4호(통권 제485호)
발행연도
2018.4
수록면
125 - 131 (7page)
DOI
10.5573/ieie.2018.55.4.125

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 고주파 신호의 송수신 회로에 사용되는 VCO의 전원 공급을 위한 LDO(Low Drop-Out) 레귤레이터 출력 잡음 특성에 대한 이론적인 해석을 바탕으로 한 LDO 회로 설계를 제시한다. VCO의 잡음 분석을 바탕으로 하여 65nm급 CMOS 공정을 이용한 1V 및 1.8V 모드의 LDO 회로를 설계하였다. 설계된 회로는 밴드갭 전압의 출력 잡음을 줄이기 위해 RC 저역통과 필터를 내장하였으며 4비트 제어 신호에 의해 LDO 출력 전압을 16 단계로 미세 조정할 수 있게 하였다. LDO 설계에서 요구되는 PSRR, 전압 변동률, 잡음 밀도를 시뮬레이션을 통해 확인하였으며, LDO 회로에 외부 캐패시터를 추가하는 경우의 잡음 감소 효과도 확인하였다. 본 논문에서 제안한 LDO 설계는 VCO의 위상 잡음과 VCO 전원 변화에 따른 주파수 변화율에 대한 분석을 통해 정해진 설계 규격을 만족하는 회로 구현에 실용적으로 적용 가능할 것으로 기대한다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. VCO 잡음과 LDO 잡음의 특성
Ⅲ. 저잡음 LDO 레귤레이터의 설계
Ⅳ. 결론
REFERENCES

참고문헌 (5)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2018-569-002046325