메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
저널정보
전력전자학회 전력전자학회 학술대회 논문집 전력전자학회 2002년 학술대회논문집
발행연도
2002.7
수록면
343 - 346 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In recent, complex SVPWM (Space Vector PWM) algorithm can be easily implemented by high performance microprocessor and DSP Various SVPWM techinques are widely studied due to the advantages of low harmonic distortion and high use ratio of D.C link voltage
Most of various studies for improving of VS-PWM inverter performance are concentrated about switching pattern and zero pulse pattern split algorithms However, dc link voltage that is determined at rated load and speed conditions is not proper in the low speed and under rated load
in this paper, analysis of current ripple with digitally implemented SVPWM inverter is introduced according to link voltage. The optimal link voltage in the designed inverter system and load condition is provided in order to suppress output voltage error and current ripple As remaining the effective voltage vector interval per sampling period sufficiently, additional voltage error and current ripple are suppressed. The proposed algorithm is verified through digital simulation and experimental results

목차

ABSTRACT

1.INTRODUCTIONS

2.ANALYSIS OF VS-SVPWM INVERTER

3.ANALYSIS OF CURRENT RIPPLE and OPTIMAL LINK VOLTAGE

4.DIGITAL SIMULATION RESULTS

5.EXPERIMENTAL RESULTS

6.CONCLUSIONS

REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-560-014246244