메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
Korean Institute of Information Scientists and Engineers (구)정보과학회논문지 정보과학회논문지 제21권 제11호
발행연도
1994.11
수록면
2,149 - 2,156 (8page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
메모리 참조를 줄이는 레지스터 할당과 파이프라인의 지연을 줄이는 코드 스케줄링은 컴파일러의 기계구조와 관련된 중요 최적화 기법이다. 두 기법은 서로 상반된 이해관계를 갖고 있어, 독립적으로 수행될 경우 최적화 효과가 감소된다. 본 연구에서는 지역 레지스터 할당과 블럭 단위 코드 스케줄링을 동시에 수행하는 알고리즘을 개발하였다. 변수들의 생존범위와 그의 다른 인자를 고려한 지역-전역 레지스터 수의배분이 이루어지며, 지역 레지스터 부족 시에는 전역 레지스터를 전환하여 지역 레지스터로 사용하여 스케줄링의 유연성을 유지하도록 하고 있다. 개발된 통합 기법은 발생되는 대피코드 양에 있어서도 어느 통합 방식보다 적은 데, 이는 두 작업을 동시에 수행하기 때문이다. 개발된 알고리즘은 특별히 크기가 큰 기본블럭에 대하여 우수한 최적화 효과를 갖는다.

목차

요약

ABSTRACT

1. 서론

2. 기본 정의 및 기계 모델

3. 지역레지스터 수 결정

4. 지역레지스터 할당

5. 레지스터 할당과 코드 스케쥴링의 통합 알고리즘

6. 실험 결과

7. 결론

참고문헌

저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017783027