메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
RISC 프로세서에서 다중 윈도우 레지스터 화일은 함수 Call/Return 시 레지스터들을 저장할때 생기는 memory traffic 을 줄이는데 매우 효과적인 것으로 알려져 있다. 그러나 다중 윈도우 레지스터 화일은 몇가지 단점을 가지는데 이들 단점들은 큰 칩 면적의 요구, context switch 시 메모리에 저장해야 하는 데이타 양의 증가, 프로세서 사이클 시간의 증가등이다. 본 논문에서는 다중 윈도우 기법의 이러한 단점을 완화시킬 수 있는 새로운 구조를 제안하였는데, 레지스터 화일의 레지스터중 매개변수 전달 부분은 dribble-back 형식으로, 지역 레지스터 부분은 고정크기 윈도우로 8 개의 윈도우를 갖도록 하였다. 이러한 구조의 레지스터 화일은 KORISC(KOrea univ, RISC)의 사양에 맞도록 설계되었다. 이의 구현은 SUN workstation(SPARC) 상에서 Magic 을 이용, 3-㎛ 공정규칙에 따라 layout 하는 중이다.

목차

요약

Ⅰ. 서론

Ⅱ. KORISC 의 레지스터 화일 구조

Ⅲ. 레이아웃

Ⅳ. 결론

참고 문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017920293