지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
1. 서론
2. 회로 설계
3. 모의실험 및 측정 결과
4. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
고속 저전력 프리스케일러를 사용한 2.5㎓ CMOS PLL 주파수합성기 설계
대한전자공학회 학술대회
2005 .11
주파수 동기를 위한 저 잡음 2.5V 300㎒ CMOS PLL
대한전자공학회 학술대회
2003 .07
주파수 합성기를 위한 PLL 설계 ( A Design of PLL for Frequency Synthesizer )
한국통신학회 학술대회논문집
1998 .01
주파수 합성기를 위한 PLL 설계
한국통신학회 학술대회논문집
1998 .07
A 3.3V High Speed CMOS PLL Frequency Synthesizer with a Wide Locking Range
대한전자공학회 학술대회
1998 .01
저 전력 클록 합성기 PLL 설계
대한전자공학회 학술대회
2005 .05
A 8.35-㎓ Low Phase Noise PLL in 130-㎚ CMOS
대한전자공학회 ISOCC
2012 .11
A Study on Phase Noise of the PLL frequency Synthesizer
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1988 .01
PLL 주파수 합성기에서 발생하는 위상잡음의 영향 ( The Effect on Phase Noise from PLL Frequency Synthesizer )
한국전자파학회논문지
2001 .10
자체귀환형 2단 고리발진기를 이용한 고속 CMOS PLL 설계
대한전자공학회 학술대회
1999 .06
고주파 PLL Frequency Synthesizer ASIC설계
대한전자공학회 학술대회
1996 .11
PLL Frequency Synthesizer with Multi-Loop Method
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1998 .01
2진 입력 위상누산기를 이용한 디지탈 PLL 주파수합성기 설계 ( Design of a digital PLL frequency synthesizer using a phase accumulator )
대한전자공학회 학술대회
1995 .01
저전력 저잡음 클록 합성기 PLL 설계
대한전기학회 학술대회 논문집
2006 .10
High Resolution and Fast Frequency Setting PLL Synthesizer
대한전자공학회 세미나
1991 .01
고주파 PLL Frequency Synthesizer ASIC 설계 ( Design Fo A Monolithic HF PLL Frequency Synthesizer )
대한전자공학회 학술대회
1996 .11
CMOS IF PLL 주파수합성기 설계
전자공학회논문지-SD
2003 .08
A 1-V 3.8-mW Fractional-N PLL Synthesizer with 25% Duty-Cycle LO Generator in 65 nm CMOS for Bluetooth Applications
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2018 .12
PLL Frequency Synthesizer with Multi-Phase Detector
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1997 .01
UWB 주파수합성기용 CMOS PLL 설계
한국통신학회 학술대회논문집
2011 .06
0