지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
열 기울기를 고려한 클락 스큐 최소화 기법
전자공학회논문지-SD
2010 .07
새로운 낮은 스큐의 클락 분배망 설계 방법
전자공학회논문지-SD
2004 .05
연결-에지 추가 기법을 이용한 클락 스큐 최적화
대한전자공학회 학술대회
1998 .11
연결-에지 추가 기법을 이용한 클락 스큐 최적화 ( Clock Skew Optimization Using Link-Edge Insertion )
대한전자공학회 학술대회
1998 .11
Advanced Low-Skew Clock Network Design Method
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2003 .07
최단 경로 알고리즘을 이용한 클락 배선 연구
대한전자공학회 학술대회
2010 .06
최단 경로 알고리즘을 이용한 클락 배선 연구
대한전자공학회 학술대회
2010 .06
Post Silicon Management of On-Package Variation Induced 3D Clock Skew
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2012 .06
Measurement Scheme for One-Way Delay Variation with Detection and Removal of Clock Skew
[ETRI] ETRI Journal
2010 .12
A New Clock Skew Scheduling Methodology for High-Level Power Optimization
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2009 .07
온도 변화에 둔감한 Low-skew 초고속 CMOS 셀룰러 발진기 네트워크 회로 설계
대한전자공학회 학술대회
2014 .11
Skew Analysis and Design Methodologies for Improved Performance of Resonant Clocking
대한전자공학회 ISOCC
2009 .11
서보모터 Skew 형식에 따른 특성 분석
대한전기학회 학술대회 논문집
2014 .07
A METHOD OF CLOCK SKEW CONTROL IN THE AUTOMATIC LAYOUT DESIGN FOR GATE ARRAYS
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1989 .01
내장된 자체 테스트 기법을 이용한 새로운 다중 클락 회로 테스트 방법론
전자공학회논문지-SD
2002 .07
디지털 제어 방식의 가변 시간 지연 라인을 이용한 Skew 보상을 위한 회로 설계
대한전자공학회 학술대회
2010 .06
디지털 제어 방식의 가변 시간 지연 라인을 이용한 Skew 보상을 위한 회로 설계
대한전자공학회 학술대회
2010 .06
Time-skews를 고려한 CMOS회로의 테스트 생성 알고리즘 ( Test Generation Algorithm for CMOS Circuits Considering Time-skews )
대한전자공학회 학술대회
1987 .07
Time-skews를 고려한 CMOS 회로의 테스트 생성 알고리즘
대한전기학회 학술대회 논문집
1987 .07
Effects of V-Skew on the Torque Characteristic in Permanent Magnet Synchronous Motor
국제 전기 기기 및 시스템 논문지
2013 .01
0