지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
0.5㎛ 이하의 CMOS 기술을 위한 공정 및 소자 설계에 관하여 (On the Process and Device Design for Sub-0.5㎛ CMOS Technology )
대한전자공학회 학술대회
1989 .01
LN₂ 환경에서 MOS 소자 및 CMOS 인버터의 전기적 특성
대한전자공학회 학술대회
1997 .11
Device - I
대한전자공학회 단기강좌
1983 .01
DEVICE DESIGN FOR THE LOW POWER CMOS CIRCUIT
ICVC : International Conference on VLSI and CAD
1995 .01
CMOS Technology Scaling : Another Prospect of Scaling Issues
ICVC : International Conference on VLSI and CAD
1997 .01
Notched Anchor Design for Low Operation Voltage (VDD) of Nanoelectromechanical (NEM) Memory Switches
대한전자공학회 학술대회
2019 .06
Deep Implementation을 이용한 CMOS 소자의 제작 및 측정 ( The Fabrication and Evaluation of CMOS Device Using Deep Implantation )
대한전자공학회 학술대회
1985 .01
Device Modeling
전자공학회잡지
1984 .10
실리콘 게이트 n-well CMOS 소자의 제작 , 측정 및 평가 ( Fabrication , Measurement and Evaluation of Silicon-Gate n-well CMOS Devices )
전자공학회지
1984 .09
DG-SET 성능 향상을 위한 공정 방법
대한전자공학회 학술대회
2008 .11
이중 일함수 게이트 구조를 갖는 CMOS 소자의 전기적 특성
대한전자공학회 학술대회
2006 .11
SCALING HIGH PERFORMANCE CMOS INTO THE 21st CENTURY
ICVC : International Conference on VLSI and CAD
1995 .01
차세대 CMOS 소자의 래치업 전류 최소화를 위한 모의 모델 해석 ( An Analysis on the Simulation Model for Minimization of Latch-Up Current of Advanced CMOS Devices )
대한전자공학회 학술대회
1998 .07
차세대 CMOS 소자의 래치업 전류 최소화를 위한 모의 모델 해석
대한전자공학회 학술대회
1998 .06
선로전환기용 기억쇠 단일화 개선방안 연구
한국철도학회 학술발표대회논문집
2011 .05
CMOS 표준 셀의 자동설계 ( An Automated Design of CMOS Standard Cells )
전자공학회논문지
1986 .11
W / TiN 적층구조 Gate를 적용한 CMOS Device의 특성
대한전자공학회 학술대회
1995 .01
CMOS 회로에 대한 테스트 생성 방법 ( A Test Generation Method for CMOS Circuits )
대한전자공학회 학술대회
1988 .11
자기센서 감도 향상을 위한 CMOS 홀소자 구조 연구
대한전자공학회 학술대회
2016 .11
0