메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Hyunwoo Cho (부산대학교) Kyungchol Huh (부산대학교) Seungwon Song (부산대학교) Taehoon Kim (부산대학교) WonTae Choi (삼성전자) Haksun Kim (삼성전자) Jusung Park (부산대학교)
저널정보
대한전자공학회 ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications ITC-CSCC : 2007
발행연도
2007.7
수록면
639 - 640 (2page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
This paper is about designing RISC Processor which is compatible with ARM7 and has partial functions improved and added. The existing ARM7 Processor designed with a latch-based pipeline structure has a problem of time violation at the back-end. Also, its built-in 32 x 8-bit multiplier requires many cycles. In order to solve these problems of the ARM7 Processor, in this study, a flip-flop-based pipeline structure was designed, and in the aspect of (calculation time) x (number of gates), a 32x16 multiplier which is superior to the existing one was designed. Additionally, the new processor includes AMBA BUS, Audio codec interf^_@span style=color:#999999 ^_# ... ^_@/span^_#^_@a href=javascript:; onclick=onClickReadNode('NODE01599830');fn_statistics('Z354','null','null'); style='color:#999999;font-size:14px;text-decoration:underline;' ^_#전체 초록 보기^_@/a^_#

목차

등록된 정보가 없습니다.

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-569-004336808