지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
ABSTRACT
1. INTRODUCTION
2. DEVICE DESCRIPTION
3. RESULTS AND DISCUSSION
CONCLUSION
REFERENCES
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
ESD Protection Circuits with Low-Voltage Triggered SCR for RF Applications
대한전자공학회 학술대회
2008 .06
SCR-based ESD protection circuit with low trigger voltage and high robustness
대한전자공학회 학술대회
2017 .01
낮은 트리거링 전압 특성의 ESD 보호회로 Cell 설계
대한전자공학회 학술대회
2007 .07
낮은 트리거링 전압 특성의 ESD 보호회로 Cell 설계
대한전자공학회 학술대회
2007 .07
나노 급 IC에 적용가능한 낮은 트리거 전압을 갖는 SCR 기반의 새로운 ESD 보호 회로 설계에 관한 연구
대한전자공학회 학술대회
2009 .11
SCR-based ESD Protection Circuit with Low Trigger Voltage and High Robustness by Inserting the NMOS Structure
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2019 .06
Analysis of SCR Based ESD Protection Device with Optimized Low Trigger Voltage for Low Trigger Voltage Applications
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2017 .12
새로운 구조의 나노소자기반 고속/저전압 ESD 보호회로에 대한 연구
대한전자공학회 학술대회
2006 .06
High Holding Voltage 특성을 갖는 고전압용 SCR 기반 ESD 보호회로에 관한 연구
대한전자공학회 학술대회
2016 .11
낮은 트리거 전압과 높은 홀딩 전압을 갖는 새로운 구조의 ESD 보호회로에 관한 연구
대한전자공학회 학술대회
2009 .11
A Study on the ESD Protection Device with Low Trigger Voltage for High-Speed I/O
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2006 .07
높은 홀딩 전압을 갖는 SCR 기반 ESD 보호 회로
대한전자공학회 학술대회
2013 .07
New Thyristor Based ESD Protection Devices with High Holding Voltages for On-Chip ESD Protection Circuits
한국정보전자통신기술학회 논문지
2019 .04
높은 홀딩 전압을 갖는 SCR 기반 새로운 구조의 ESD 보호 소자
대한전자공학회 학술대회
2008 .11
SCR 기반 양방향성 ESD보호회로의 설계 변수 변화에 따른 전기적 특성의 관한 연구
전기전자학회논문지
2015 .06
파워 클램프용 래치-업 면역 특성을 갖는 SCR 기반 ESD 보호회로
전기전자학회논문지
2014 .03
SCR 기반 양방향성 ESD 보호 회로에 관한 연구
대한전자공학회 학술대회
2014 .06
A Low-Voltage-Triggering-Dual-directional SCR Device for ESD Protection
ICEIC : International Conference on Electronics, Informations and Communications
2008 .06
기판 바이어싱 기술을 이용한 낮은 트리거 전압을 갖는 ESD 보호회로 설계에 관한 연구
대한전자공학회 학술대회
2010 .11
양 방향성과 높은 홀딩전압을 갖는 사이리스터 기반 Whole-Chip ESD 보호회로
전기전자학회논문지
2013 .09
0