메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Joo Hyun Park (Samsung Electronics CO., Ltd.) Seung Weon Paek (Samsung Electronics CO., Ltd.) Naya Ha (Samsung Electronics CO., Ltd.) Dae Hyun Jang (Samsung Electronics CO., Ltd.) Byung Mu Kim (Samsung Electronics CO., Ltd.) Hyo Sig Won (Samsung Electronics CO., Ltd.) Kyu Myung Choi (Samsung Electronics CO., Ltd.)
저널정보
대한전자공학회 대한전자공학회 ISOCC ISOCC 2009 Conference
발행연도
2009.11
수록면
33 - 36 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
This paper is for practical design methodology on placement & route (P&R) to fix lithography hotspots. This methodology for block and chip level design consists of lithography simulation and metal routing on physical layout. The lithography simulation as design for manufacturability is very important solution in 45nm technology and below because of limits of lithography wavelength related to minimum feature size. Therefore, solutions to fix lithography hotspots in layout, which may cause systematic defects in process, are needed to make sure lithography patterning layout. However, some solutions may seriously impact timing characteristics which can lead to engineering change order as design overhead. One of the solutions to maximize fixing coverage and minimize overhead is proposed in this work. As implementation and integration of chip level design flow, the fixing coverage of lithography hotspots is maximum 78% of real hotspots and the timing discrepancy due to fixing is less than 5ps.

목차

Abstract
I. INTRODUCTION
II. PRINIMINARY
III. IMPLEMENATION AND INTEGRATION
IV. EXPERIMENT
V. CONCLUSION
ACKNOWLEDGMENT
REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-001482201