메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
김민오 (서울대학교) 김태훈 (서울대학교) 홍기문 (서울대학교) 박지환 (서울대학교) 채주형 (서울대학교) 김수환 (서울대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2013년도 대한전자공학회 하계종합학술대회
발행연도
2013.7
수록면
59 - 62 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this paper, we design and compare two types of improved clocking scheme. One is consisted of Phase-locked loop and programmable divider. The other is consisted of delay-locked loop (DLL) and edge-combiner. By using improved clocking schemes, sampling rate of conventional cyclic analog-to-digital converter (ADC) is improved by 83%. Simulation results shows DLL based clocking scheme has less power consumption.

목차

Abstract
Ⅰ. 서론
Ⅱ. Cyclic Analog-to-Digital Converter
Ⅲ. Improved clocking scheme의 구현
Ⅳ. 시뮬레이션 결과
Ⅴ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2014-560-002399128