메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
추광범 (강원대학교) 김정범 (강원대학교)
저널정보
한국정보기술학회 한국정보기술학회논문지 한국정보기술학회논문지 제12권 제6호(JKIIT, Vol.12, No.6)
발행연도
2014.6
수록면
9 - 14 (6page)
DOI
10.14801/kiitr.2014.12.6.9

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
이중 에지 트리거 플립플롭 (dual edge-triggered flip flop)은 클록의 하향에지 (negative edge) 뿐만 아니라 상향에지 (positive edge)에서 데이터를 샘플링 (sampling)하는 순차회로 요소이다. 이중 에지 트리거 플립플롭은 클록 주파수의 오직 반주기에서 동작하는 동안 변함없는 처리량 (throughput)이 유지한다는 장점을 갖는다. 본 논문에서는 저전력 회로에 적용이 가능한 이중 에지 트리거 플립플롭을 제안하고 특성을 비교하였으며, 1.8V의 공급전압과 0.18um CMOS 공정 기술을 사용하여 설계하였다. 제안한 회로는 기존 연구에 비해 18.1%의 전력소비를 절감하였으며, 16.1%의 전력소비와 지연시간의 곱 (power-delay-product, PDP) 특성을 개선하였다. 제안한 회로는 HSPICE 시뮬레이션을 통하여 타당성을 입증하였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 단일 에지 트리거 플립플롭과 이중 에지 트리거 플립플롭
Ⅲ. 기존의 이중 에지 트리거 플립플롭
Ⅳ. 제안하는 이중 에지 트리거 플립플롭
Ⅴ. 시뮬레이션 결과 및 비교표
Ⅵ. 결론
References

참고문헌 (8)

참고문헌 신청

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2015-560-001499676