메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
조근호 (Seokyeong University)
저널정보
한국전기전자학회 전기전자학회논문지 전기전자학회논문지 제23권 제3호
발행연도
2019.9
수록면
988 - 993 (6page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
지난 수십 년간 반도체 업계에서는 반도체 소자의 성능을 높이고 높은 밀도로 반도체 소자를 칩 위에 집적하기 위해 끊임없이 그 크기를 축소해 왔다. 하지만, 게이트 제어의 감소, 높아진 누설 전류, 그리고 단 채널 효과와 같은 다양한 문제점에 직면하면서 이를 극복할 수 있는 차세대 반도체에 점점 더 많은 관심을 보이고 있다. 본 논문에서는 다음 반도체 세대를 이끌 후보로 관심을 받고 있는 CNTFET(Carbon NanuTube Field Effect Transistor)을 활용하여 디지털 회로를 디자인하는 방법에 대해 논하고자 한다. CNTFET이 분명 구조적으로 기존 MOSFET과 다른 구조를 가진 만큼, CNTFET을 활용하여 디지털 회로를 디자인할 때, 기존 디지털 회로 기법을 어떻게 활용할 수 있는지 자세히 알아보고 시뮬레이션을 통해 두 소자의 성능 차이를 확인해 보고자 한다.

목차

Abstract
요약
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 결론
References

참고문헌 (13)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0