메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
임소미 (조선대학교) 이인영 (조선대학교)
저널정보
대한전자공학회 전자공학회논문지 전자공학회논문지 제60권 제8호(통권 제549호)
발행연도
2023.8
수록면
43 - 49 (7page)
DOI
10.5573/ieie.2023.60.8.43

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 출력 전류의 비선형성으로 인해 발생하는 입력과 출력 사이의 위상 오차를 줄이는 전류 보상 회로를 제안하고 이를 사용한 가변 이득 증폭기를 제안한다. 제안한 전류 보상 회로는 출력 전류가 비선형적으로 흐르는 구간에 전류를 보상하여 이득 조절 전압에 관계없이 선형적인 출력 전류가 흐르도록 설계되었다. 또한, 가변 이득 증폭기를 대칭 구조로 설계함으로써 전압이득을 연속적으로 조절할 때 발생하는 출력 기생 커패시턴스의 변화로 인한 입출력 간 위상 오차를 줄였다. 제안한 가변 이득 증폭기는 65 nm CMOS 공정을 통해 설계되었고, 17.2 GHz~24.1 GHz의 3-dB 대역폭 내에서 최대 1.36 도의 RMS 위상 오차, 14 dB의 조절 전압 범위, 그리고 0.19 dB의 이득 오차의 성능을 가진다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 설계 결과
Ⅳ. 결론
REFERENCES

참고문헌 (10)

참고문헌 신청

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0102-2023-569-001945224