메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
대한전자공학회 전자공학회논문지-IE 전자공학회논문지 TE편 제40권 제4호
발행연도
2003.12
수록면
14 - 19 (6page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
이동 통신 시스템에서 수신을 원하는 신호들은 각 채널에 해당되는 주파수를 가지는 반송파에 실려 오게 되는데 이렇게 반송파에 실려온 신호를 끄집어 낼 때 반드시 필요한 파트가 Local Oscillator (LO)이다. LO의 신호는 보통 VCO에 의해 발생되지만 원하는 채널의 주파수를 선택하기 위해서 VCO의 주파수를 정밀하게 조절할 수 있는 회로가 필요한데 그 역할을 주파수 합성기가 수행하게 된다. 보통 주파수 합성기는 VCO를 포함한 PLL을 이용하여 만들게 된다. 따라서 PLL에서 생기는 잡음 또한 최소화하는 것이 중요하다. 본 논문에서는 이러한 구조의 전하 펌프 PLL을 이용하여 WCDMA용 주파수 합성기를 설계하였다. 그리고 설계된 모든 회로는 0.18 um CMOS BSIM(Berkeley Short Channel IGFET)의 Level 49 SPICE 모델 파라미터를 이용하여 설계하여 최근 대두되고 있는 저 전력, 고집적화 경향에 발 맞추었다. 또한 각 부분 및 전체 회로는 ADS(Advanced Design Systems)를 이용하여 동작 상태를 검증하였다.

목차

요 약

Abstract

Ⅰ. Introduction

Ⅱ. System Architecture

Ⅲ. Synthesizer Building Blocks

Ⅳ. Conclusion

참 고 문 헌

저 자 소 개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-013758531