지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Ⅰ. 서론
Ⅱ. SIMD 포화 덧셈기
Ⅲ. 성능 비교
Ⅳ. 결론
감사의 글
Reference
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
논리 게이트 기반 양자 덧셈기 구현 연구
한국통신학회 학술대회논문집
2020 .02
차세대 ASIC 라이브러리를 위한 고속 저전력 조건 선택 덧셈기/뺄셈기의 설계
전자공학회논문지-SD
2000 .11
SIMD 구조를 이용한 영상처리 시스템의 구현 ( Implementation of Image Processing System using SIMD Architecture )
대한전자공학회 학술대회
1987 .11
고속 64 비트 CMOS 덧셈기의 구조 및 설계
대한전자공학회 학술대회
1996 .05
비트패턴 전용덧셈기를 이용한 고정계수 곱셈기의 디자인
대한전자공학회 학술대회
2005 .05
고속 SIMD형 곱셈 누산기
한국정보과학회 학술발표논문집
2004 .10
[정민영의 미술이야기] 쓰기는 덧셈이다!
대한토목학회지
2020 .09
SIMD 기반의 효율적인 4X4 정수변환 방법
한국정보과학회 학술발표논문집
2004 .10
부동소수점 덧셈 연산기의 저전력화 구조
대한전자공학회 학술대회
1998 .11
부동소수점 덧셈 연산기의 저전력화 구조 ( Low Power Architecture for Floating Point Adder )
대한전자공학회 학술대회
1998 .11
고정계수 곱셈을 위한 비트패턴 전용덧셈기 설계
한국정보통신학회논문지
2008 .11
웨이브 파이프라인 클럭 제어에 의한 1V-2.7ns 32비트 자체동기방식 병렬처리 덧셈기의 설계 ( 1V-2.7ns 32b Self-Timed Parallel Carry Look-Ahead Adder with Wave Pipelined Clock Control )
전자공학회논문지-C
1998 .07
효율적인 다차원 in-Memory Scan을 위한 SIMD instruction의 활용
한국정보과학회 학술발표논문집
2009 .11
Recursive 구조로 된 덧셈기의 동작 속도 최적화 기법에 관한 연구 ( A Study on the Speed Optimization of the Adders With the Recursive Structure )
대한전자공학회 학술대회
1992 .11
SIMD 병렬 프로세서를 이용한 H.264용 디블록킹 필터의 구현
대한전자공학회 학술대회
2007 .07
SIMD 병렬 프로세서를 이용한 H.264용 디블록킹 필터의 구현
대한전자공학회 학술대회
2007 .07
RB 연산을 이용한 고속 2의 보수 덧셈기의 설계 ( The Design of A Fast Two's Complement Adder with Redundant Binary Arithmetic )
전자공학회논문지-SD
2000 .05
고속 검사합 모듈의 덧셈구조에 관한 비교 연구
대한전자공학회 학술대회
1998 .11
고속 검사합 모듈의 덧셈구조에 관한 비교 연구 ( A comparative study on the addition architecture of high-speed checksum module )
대한전자공학회 학술대회
1998 .11
곱셈기를 사용하지 않은 고속 FIR 필터를 위한 부분 항 덧셈 방법
전자공학회논문지-SD
2008 .08
0