메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
이성태 (삼성전자) 김정범 (강원대학교)
저널정보
한국정보기술학회 한국정보기술학회논문지 한국정보기술학회논문지 제9권 제7호
발행연도
2011.7
수록면
17 - 23 (7page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 sub-threshold 지역에서 MOS 트랜지스터를 동작시켜 전력소모를 최소화한 초 저 전력 32-비트 파이프라인 MAC(multiplication-and-accumulation) 회로를 제안한다. 제안한 초 저 전력 MAC 회로는 문턱전압 아래에서 트랜지스터를 ON/OFF 시킴으로서 전력소비를 감소시켰다. 설계한 회로는 수정된 Booth 알고리즘(modified Booth algorithm)을 사용하였고, 3 단의 파이프라인 구조를 가지고 있으며, 시스템이 동작하지 않는 블록에 대해 전원공급을 차단하여 동적 및 정적 소모를 절감한다. 또한, 제안한 4-2 compressor 회로를 적용하여 트랜지스터 수를 10.1% 감소시켰다. 이 회로는 HSPICE를 통하여 검증하였으며, 0.4V 공급전원과 500㎑의 동작주파수에서 166㎻ 전력소모 특성을 보였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 32-비트 MAC 회로 설계
Ⅲ. 컴퓨터 시뮬레이션 및 고찰
Ⅳ. 결론
참고문헌
저자소개

참고문헌 (10)

참고문헌 신청

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-566-000475185