지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
Ⅰ. 서론
Ⅱ. 관련 연구 및 배경
Ⅲ. 부동소수점을 지원하는 재구성 가능 배열 구조
Ⅳ. 실험 및 검증
Ⅴ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
다중프로세서 칩용 부동소수점 연산기의 구조 ( Architecture Design of Floating-Point Unit for Multi-Processor Chip )
대한전자공학회 학술대회
1997 .11
다중프로세서 칩용 부동소수점 연산기의 구조
대한전자공학회 학술대회
1997 .11
Chip Implementation of a Coarse-Grained Reconfigurable Architecture Supporting Floating-Point Operations
대한전자공학회 ISOCC
2008 .11
Reconfigurable Co-synthesis System Architecture
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2005 .07
부동소수점 덧셈 연산기의 저전력화 구조 ( Low Power Architecture for Floating Point Adder )
대한전자공학회 학술대회
1998 .11
부동소수점 덧셈 연산기의 저전력화 구조
대한전자공학회 학술대회
1998 .11
3D 그래픽 Geometry Engine을 위한 부동소수점 연산기의 설계
전자공학회논문지-SD
2005 .10
Automatic Mapping of Application to Coarse-Grained Reconfigurable Architecture based on High-Level Synthesis Techniques
대한전자공학회 ISOCC
2008 .11
다중 응용프로그램 도메인을 지원하는 재구성 가능 연산구조의 칩 구현
대한전자공학회 학술대회
2009 .11
3D 그래픽 Geometry Engine을 위한 부동소수점 연산기의 설계
한국통신학회 학술대회논문집
2005 .06
ARCHITECTURE OF GENERAL PURPOSE RECONFIGURABLE LOGIC CELL
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2006 .07
병렬 프로세서를 이용한 3D 그래픽용 기하변환기의 구현
대한전자공학회 학술대회
2007 .05
멀티미디어 응용을 위한 재구성가능 프로세서 설계
한국멀티미디어학회 학술발표논문집
2002 .11
3차원 그래픽스 쉐이더 엔진을 위한 3단 부동소수점 연산 유닛의 설계
대한전자공학회 학술대회
2007 .05
내장형 프로세서를 위한 IEEE-754 고성능 부동소수점 나눗셈기의 설계
전자공학회논문지-SD
2002 .07
고속 Floating Point Unit 설계
전자공학회논문지-IE
2002 .06
Reconfigurable Architecture Design for H.264 Motion Estimation and 3D Graphics Rendering
대한전자공학회 ISOCC
2005 .10
Library-based Mapping of Application to Reconfigurable Array Architecture
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2009 .12
Reconfigurable Architecture Design for H.264 Motion Compensation and 3D Graphics Span Processing
대한전자공학회 학술대회
2005 .05
MEMS 스위치 기반 재구성 고출력 증폭기를 갖는 재구성 능동 배열 안테나 시스템
한국전자파학회논문지
2010 .04
0