지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
1998
요약
1. 서론
2. 다중 칩 마이크로프로세수의 구조
3. 부동소수점 연산기의 파이프라인
4. 부동소수점 데이터와 명령어 형식
5. 부동소수점 연산기의 기능 모듈
6. 결론 및 향후 계획
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
다중프로세서 칩용 부동소수점 연산기의 구조 ( Architecture Design of Floating-Point Unit for Multi-Processor Chip )
대한전자공학회 학술대회
1997 .11
다중 칩 수퍼스칼라 마이크로프로세서용 부동소수점 연산기의 설계
대한전자공학회 학술대회
1998 .11
다중 칩 수퍼스칼라 마이크로프로세서용 부동소수점 연산기의 설계 ( Design of Floating-point Processing Unit for Multi-chip Superscalar Microprocessor )
대한전자공학회 학술대회
1998 .11
부동소수점 연산을 지원하는 재구성 가능 배열 구조
대한전자공학회 학술대회
2007 .05
3D 그래픽 Geometry Engine을 위한 부동소수점 연산기의 설계
전자공학회논문지-SD
2005 .10
Floating-Point Number Processor 설계 ( The Design of Floating-point Unit )
한국통신학회 학술대회논문집
1990 .01
부동소수점 덧셈 연산기의 저전력화 구조
대한전자공학회 학술대회
1998 .11
부동소수점 덧셈 연산기의 저전력화 구조 ( Low Power Architecture for Floating Point Adder )
대한전자공학회 학술대회
1998 .11
병렬 프로세서를 이용한 3D 그래픽용 기하변환기의 구현
대한전자공학회 학술대회
2007 .05
고속 Floating Point Unit 설계
전자공학회논문지-IE
2002 .06
소형 다중 프로세서 시스템에서의 프로세서 간 통신 방법 ( Inter-Processor Communication Method for Small Scale Multi-Processor System )
대한전자공학회 세미나
1994 .01
내장형 프로세서를 위한 IEEE-754 고성능 부동소수점 나눗셈기의 설계
전자공학회논문지-SD
2002 .07
3D 그래픽 Geometry Engine을 위한 부동소수점 연산기의 설계
한국통신학회 학술대회논문집
2005 .06
내장형 프로세서를 위한 IEEE - 754 고성능 부동소수점 나눗셈기의 설계
대한전자공학회 학술대회
2000 .11
[特輯]다중프로세서 시스템 구조 분석
정보과학회지
1987 .03
Floating-point unit의 설계
한국통신학회 학술대회논문집
1990 .05
32Bit Floating-Point Processor의 설계에 관한 연구 ( A Study on the Design of the 32-Bit Floating-Point Processor )
전자공학회지
1983 .07
ARM 프로세서용 부동 소수점 보조 프로세서 개발
대한전자공학회 학술대회
1999 .11
부동소수점 응용을 위한 저온도 마이크로프로세서 설계
정보과학회논문지 : 시스템 및 이론
2009 .12
데이타 흐름 시스템을 이용한 호처리 프로세서의 구조 ( A New Architecture of Call Processor Based Un Data Flow System )
대한전자공학회 학술대회
1987 .07
0